ocf: update to version 20120127
[15.05/openwrt.git] / target / linux / generic / files / crypto / ocf / kirkwood / mvHal / kw_family / ctrlEnv / sys / mvCpuIfInit.S
1 /*******************************************************************************
2 Copyright (C) Marvell International Ltd. and its affiliates
3
4 This software file (the "File") is owned and distributed by Marvell
5 International Ltd. and/or its affiliates ("Marvell") under the following
6 alternative licensing terms.  Once you have made an election to distribute the
7 File under one of the following license alternatives, please (i) delete this
8 introductory statement regarding license alternatives, (ii) delete the two
9 license alternatives that you have not elected to use and (iii) preserve the
10 Marvell copyright notice above.
11
12 ********************************************************************************
13 Marvell Commercial License Option
14
15 If you received this File from Marvell and you have entered into a commercial
16 license agreement (a "Commercial License") with Marvell, the File is licensed
17 to you under the terms of the applicable Commercial License.
18
19 ********************************************************************************
20 Marvell GPL License Option
21
22 If you received this File from Marvell, you may opt to use, redistribute and/or
23 modify this File in accordance with the terms and conditions of the General
24 Public License Version 2, June 1991 (the "GPL License"), a copy of which is
25 available along with the File in the license.txt file or by writing to the Free
26 Software Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 or
27 on the worldwide web at http://www.gnu.org/licenses/gpl.txt.
28
29 THE FILE IS DISTRIBUTED AS-IS, WITHOUT WARRANTY OF ANY KIND, AND THE IMPLIED
30 WARRANTIES OF MERCHANTABILITY OR FITNESS FOR A PARTICULAR PURPOSE ARE EXPRESSLY
31 DISCLAIMED.  The GPL License provides additional details about this warranty
32 disclaimer.
33 ********************************************************************************
34 Marvell BSD License Option
35
36 If you received this File from Marvell, you may opt to use, redistribute and/or
37 modify this File under the following licensing terms.
38 Redistribution and use in source and binary forms, with or without modification,
39 are permitted provided that the following conditions are met:
40
41     *   Redistributions of source code must retain the above copyright notice,
42             this list of conditions and the following disclaimer.
43
44     *   Redistributions in binary form must reproduce the above copyright
45         notice, this list of conditions and the following disclaimer in the
46         documentation and/or other materials provided with the distribution.
47
48     *   Neither the name of Marvell nor the names of its contributors may be
49         used to endorse or promote products derived from this software without
50         specific prior written permission.
51
52 THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS" AND
53 ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED
54 WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE
55 DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR CONTRIBUTORS BE LIABLE FOR
56 ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
57 (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES;
58 LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON
59 ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
60 (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
61 SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
62
63 *******************************************************************************/
64
65 #define MV_ASMLANGUAGE
66 #include "mvOsAsm.h"
67 #include "mvDeviceId.h"
68 #include "mvCtrlEnvRegs.h"
69 #include "mvCpuIfRegs.h"
70 #include "mvCtrlEnvAsm.h"
71
72
73 /*******************************************************************************
74 * mvCpuIfPreInit - Make early initialization of CPU interface.
75 *
76 * DESCRIPTION:
77 *       The function will initialize the CPU interface parameters that must
78 *       be initialize before any BUS activity towards the DDR interface,
79 *       which means it must be executed from ROM. Because of that, the function
80 *       is implemented in assembly code.
81 *       The function configure the following CPU config register parameters:
82 *       1) CPU2MbusLTickDrv
83 *       2) CPU2MbusLTickSample.
84 *       NOTE: This function must be called AFTER the internal register
85 *       base is modified to INTER_REGS_BASE.
86 *
87 * INPUT:
88 *       None.
89 *
90 * OUTPUT:
91 *       None.
92 *
93 * RETURN:
94 *       None.
95 *
96 *       r11 holds return function address.
97 *******************************************************************************/
98 #define MV88F6281_PCKG_OPT      2
99 #define MV88F6192_PCKG_OPT      1
100 #define MV88F6180_PCKG_OPT      0
101
102         .globl _mvCpuIfPreInit
103 _mvCpuIfPreInit:
104
105         mov     r11, LR                 /* Save link register */
106
107         /* Read device ID  */
108         MV_CTRL_MODEL_GET_ASM(r4, r5);
109
110         /* goto calcConfigReg if device is 6281 */
111         ldr     r5, =MV88F6281_PCKG_OPT
112         cmp     r4, r5
113         beq     calcConfigReg
114
115         /* goto calcConfigReg if device is 6192/6190 */
116         ldr     r5, =MV88F6192_PCKG_OPT
117         cmp     r4, r5
118         beq     calcConfigReg
119
120         /* Else 6180 */
121         /* Get the "sample on reset" register */
122         MV_REG_READ_ASM (r4, r5, MPP_SAMPLE_AT_RESET)
123         ldr    r5, =MSAR_CPUCLCK_MASK_6180
124         and    r5, r4, r5
125             mov    r5, r5, lsr #MSAR_CPUCLCK_OFFS_6180
126
127         ldr    r4, =CPU_2_MBUSL_DDR_CLK_1x3
128         cmp    r5, #CPU_2_DDR_CLK_1x3_1
129         beq    setConfigReg
130
131         ldr    r4, =CPU_2_MBUSL_DDR_CLK_1x4
132         cmp    r5, #CPU_2_DDR_CLK_1x4_1
133         beq    setConfigReg
134         b    setConfigReg
135
136 calcConfigReg:
137         /* Get the "sample on reset" register */
138             MV_REG_READ_ASM (r4, r5, MPP_SAMPLE_AT_RESET)
139         ldr    r5, =MSAR_DDRCLCK_RTIO_MASK
140         and    r5, r4, r5
141             mov    r5, r5, lsr #MSAR_DDRCLCK_RTIO_OFFS
142
143         ldr    r4, =CPU_2_MBUSL_DDR_CLK_1x3
144         cmp    r5, #CPU_2_DDR_CLK_1x3
145         beq    setConfigReg
146
147         ldr    r4, =CPU_2_MBUSL_DDR_CLK_1x4
148         cmp    r5, #CPU_2_DDR_CLK_1x4
149         beq    setConfigReg
150
151         /* Else */
152         ldr    r4, =0
153
154 setConfigReg:
155         /* Read CPU Config register */
156         MV_REG_READ_ASM (r7, r5, CPU_CONFIG_REG)
157         ldr    r5, =~(CCR_CPU_2_MBUSL_TICK_DRV_MASK | CCR_CPU_2_MBUSL_TICK_SMPL_MASK)
158         and    r7, r7, r5       /* Clear register fields */
159         orr    r7, r7, r4       /* Set the values according to the findings */
160         MV_REG_WRITE_ASM (r7, r5, CPU_CONFIG_REG)
161
162 done:
163         mov     PC, r11         /* r11 is saved link register */