kernel: update 3.10 to 3.10.2
[openwrt.git] / target / linux / ramips / patches-3.10 / 0010-MIPS-ralink-add-spi-clock-definition-to-mt7620a.patch
1 From 5340673ba16e3c8c9c1406d5ab84aca82e83e2ce Mon Sep 17 00:00:00 2001
2 From: John Crispin <blogic@openwrt.org>
3 Date: Thu, 23 May 2013 18:46:25 +0200
4 Subject: [PATCH 10/33] MIPS: ralink: add spi clock definition to mt7620a
5
6 Signed-off-by: John Crispin <blogic@openwrt.org>
7 ---
8  arch/mips/ralink/mt7620.c |    1 +
9  1 file changed, 1 insertion(+)
10
11 --- a/arch/mips/ralink/mt7620.c
12 +++ b/arch/mips/ralink/mt7620.c
13 @@ -183,6 +183,7 @@ void __init ralink_clk_init(void)
14         ralink_clk_add("cpu", cpu_rate);
15         ralink_clk_add("10000100.timer", 40000000);
16         ralink_clk_add("10000500.uart", 40000000);
17 +       ralink_clk_add("10000b00.spi", 40000000);
18         ralink_clk_add("10000c00.uartlite", 40000000);
19  }
20