Merge pull request #580 from wigyori/cc-libpcap
[15.05/openwrt.git] / target / linux / ar71xx / files / drivers / net / ethernet / atheros / ag71xx / ag71xx_main.c
1 /*
2  *  Atheros AR71xx built-in ethernet mac driver
3  *
4  *  Copyright (C) 2008-2010 Gabor Juhos <juhosg@openwrt.org>
5  *  Copyright (C) 2008 Imre Kaloz <kaloz@openwrt.org>
6  *
7  *  Based on Atheros' AG7100 driver
8  *
9  *  This program is free software; you can redistribute it and/or modify it
10  *  under the terms of the GNU General Public License version 2 as published
11  *  by the Free Software Foundation.
12  */
13
14 #include "ag71xx.h"
15
16 #define AG71XX_DEFAULT_MSG_ENABLE       \
17         (NETIF_MSG_DRV                  \
18         | NETIF_MSG_PROBE               \
19         | NETIF_MSG_LINK                \
20         | NETIF_MSG_TIMER               \
21         | NETIF_MSG_IFDOWN              \
22         | NETIF_MSG_IFUP                \
23         | NETIF_MSG_RX_ERR              \
24         | NETIF_MSG_TX_ERR)
25
26 static int ag71xx_msg_level = -1;
27
28 module_param_named(msg_level, ag71xx_msg_level, int, 0);
29 MODULE_PARM_DESC(msg_level, "Message level (-1=defaults,0=none,...,16=all)");
30
31 #define ETH_SWITCH_HEADER_LEN   2
32
33 static int ag71xx_tx_packets(struct ag71xx *ag, bool flush);
34
35 static inline unsigned int ag71xx_max_frame_len(unsigned int mtu)
36 {
37         return ETH_SWITCH_HEADER_LEN + ETH_HLEN + VLAN_HLEN + mtu + ETH_FCS_LEN;
38 }
39
40 static void ag71xx_dump_dma_regs(struct ag71xx *ag)
41 {
42         DBG("%s: dma_tx_ctrl=%08x, dma_tx_desc=%08x, dma_tx_status=%08x\n",
43                 ag->dev->name,
44                 ag71xx_rr(ag, AG71XX_REG_TX_CTRL),
45                 ag71xx_rr(ag, AG71XX_REG_TX_DESC),
46                 ag71xx_rr(ag, AG71XX_REG_TX_STATUS));
47
48         DBG("%s: dma_rx_ctrl=%08x, dma_rx_desc=%08x, dma_rx_status=%08x\n",
49                 ag->dev->name,
50                 ag71xx_rr(ag, AG71XX_REG_RX_CTRL),
51                 ag71xx_rr(ag, AG71XX_REG_RX_DESC),
52                 ag71xx_rr(ag, AG71XX_REG_RX_STATUS));
53 }
54
55 static void ag71xx_dump_regs(struct ag71xx *ag)
56 {
57         DBG("%s: mac_cfg1=%08x, mac_cfg2=%08x, ipg=%08x, hdx=%08x, mfl=%08x\n",
58                 ag->dev->name,
59                 ag71xx_rr(ag, AG71XX_REG_MAC_CFG1),
60                 ag71xx_rr(ag, AG71XX_REG_MAC_CFG2),
61                 ag71xx_rr(ag, AG71XX_REG_MAC_IPG),
62                 ag71xx_rr(ag, AG71XX_REG_MAC_HDX),
63                 ag71xx_rr(ag, AG71XX_REG_MAC_MFL));
64         DBG("%s: mac_ifctl=%08x, mac_addr1=%08x, mac_addr2=%08x\n",
65                 ag->dev->name,
66                 ag71xx_rr(ag, AG71XX_REG_MAC_IFCTL),
67                 ag71xx_rr(ag, AG71XX_REG_MAC_ADDR1),
68                 ag71xx_rr(ag, AG71XX_REG_MAC_ADDR2));
69         DBG("%s: fifo_cfg0=%08x, fifo_cfg1=%08x, fifo_cfg2=%08x\n",
70                 ag->dev->name,
71                 ag71xx_rr(ag, AG71XX_REG_FIFO_CFG0),
72                 ag71xx_rr(ag, AG71XX_REG_FIFO_CFG1),
73                 ag71xx_rr(ag, AG71XX_REG_FIFO_CFG2));
74         DBG("%s: fifo_cfg3=%08x, fifo_cfg4=%08x, fifo_cfg5=%08x\n",
75                 ag->dev->name,
76                 ag71xx_rr(ag, AG71XX_REG_FIFO_CFG3),
77                 ag71xx_rr(ag, AG71XX_REG_FIFO_CFG4),
78                 ag71xx_rr(ag, AG71XX_REG_FIFO_CFG5));
79 }
80
81 static inline void ag71xx_dump_intr(struct ag71xx *ag, char *label, u32 intr)
82 {
83         DBG("%s: %s intr=%08x %s%s%s%s%s%s\n",
84                 ag->dev->name, label, intr,
85                 (intr & AG71XX_INT_TX_PS) ? "TXPS " : "",
86                 (intr & AG71XX_INT_TX_UR) ? "TXUR " : "",
87                 (intr & AG71XX_INT_TX_BE) ? "TXBE " : "",
88                 (intr & AG71XX_INT_RX_PR) ? "RXPR " : "",
89                 (intr & AG71XX_INT_RX_OF) ? "RXOF " : "",
90                 (intr & AG71XX_INT_RX_BE) ? "RXBE " : "");
91 }
92
93 static void ag71xx_ring_free(struct ag71xx_ring *ring)
94 {
95         kfree(ring->buf);
96
97         if (ring->descs_cpu)
98                 dma_free_coherent(NULL, ring->size * ring->desc_size,
99                                   ring->descs_cpu, ring->descs_dma);
100 }
101
102 static int ag71xx_ring_alloc(struct ag71xx_ring *ring)
103 {
104         int err;
105
106         ring->desc_size = sizeof(struct ag71xx_desc);
107         if (ring->desc_size % cache_line_size()) {
108                 DBG("ag71xx: ring %p, desc size %u rounded to %u\n",
109                         ring, ring->desc_size,
110                         roundup(ring->desc_size, cache_line_size()));
111                 ring->desc_size = roundup(ring->desc_size, cache_line_size());
112         }
113
114         ring->descs_cpu = dma_alloc_coherent(NULL, ring->size * ring->desc_size,
115                                              &ring->descs_dma, GFP_ATOMIC);
116         if (!ring->descs_cpu) {
117                 err = -ENOMEM;
118                 goto err;
119         }
120
121
122         ring->buf = kzalloc(ring->size * sizeof(*ring->buf), GFP_KERNEL);
123         if (!ring->buf) {
124                 err = -ENOMEM;
125                 goto err;
126         }
127
128         return 0;
129
130 err:
131         return err;
132 }
133
134 static void ag71xx_ring_tx_clean(struct ag71xx *ag)
135 {
136         struct ag71xx_ring *ring = &ag->tx_ring;
137         struct net_device *dev = ag->dev;
138         u32 bytes_compl = 0, pkts_compl = 0;
139
140         while (ring->curr != ring->dirty) {
141                 struct ag71xx_desc *desc;
142                 u32 i = ring->dirty % ring->size;
143
144                 desc = ag71xx_ring_desc(ring, i);
145                 if (!ag71xx_desc_empty(desc)) {
146                         desc->ctrl = 0;
147                         dev->stats.tx_errors++;
148                 }
149
150                 if (ring->buf[i].skb) {
151                         bytes_compl += ring->buf[i].len;
152                         pkts_compl++;
153                         dev_kfree_skb_any(ring->buf[i].skb);
154                 }
155                 ring->buf[i].skb = NULL;
156                 ring->dirty++;
157         }
158
159         /* flush descriptors */
160         wmb();
161
162         netdev_completed_queue(dev, pkts_compl, bytes_compl);
163 }
164
165 static void ag71xx_ring_tx_init(struct ag71xx *ag)
166 {
167         struct ag71xx_ring *ring = &ag->tx_ring;
168         int i;
169
170         for (i = 0; i < ring->size; i++) {
171                 struct ag71xx_desc *desc = ag71xx_ring_desc(ring, i);
172
173                 desc->next = (u32) (ring->descs_dma +
174                         ring->desc_size * ((i + 1) % ring->size));
175
176                 desc->ctrl = DESC_EMPTY;
177                 ring->buf[i].skb = NULL;
178         }
179
180         /* flush descriptors */
181         wmb();
182
183         ring->curr = 0;
184         ring->dirty = 0;
185         netdev_reset_queue(ag->dev);
186 }
187
188 static void ag71xx_ring_rx_clean(struct ag71xx *ag)
189 {
190         struct ag71xx_ring *ring = &ag->rx_ring;
191         int i;
192
193         if (!ring->buf)
194                 return;
195
196         for (i = 0; i < ring->size; i++)
197                 if (ring->buf[i].rx_buf) {
198                         dma_unmap_single(&ag->dev->dev, ring->buf[i].dma_addr,
199                                          ag->rx_buf_size, DMA_FROM_DEVICE);
200                         kfree(ring->buf[i].rx_buf);
201                 }
202 }
203
204 static int ag71xx_buffer_offset(struct ag71xx *ag)
205 {
206         int offset = NET_SKB_PAD;
207
208         /*
209          * On AR71xx/AR91xx packets must be 4-byte aligned.
210          *
211          * When using builtin AR8216 support, hardware adds a 2-byte header,
212          * so we don't need any extra alignment in that case.
213          */
214         if (!ag71xx_get_pdata(ag)->is_ar724x || ag71xx_has_ar8216(ag))
215                 return offset;
216
217         return offset + NET_IP_ALIGN;
218 }
219
220 static bool ag71xx_fill_rx_buf(struct ag71xx *ag, struct ag71xx_buf *buf,
221                                int offset)
222 {
223         struct ag71xx_ring *ring = &ag->rx_ring;
224         struct ag71xx_desc *desc = ag71xx_ring_desc(ring, buf - &ring->buf[0]);
225         void *data;
226
227         data = kmalloc(ag->rx_buf_size +
228                        SKB_DATA_ALIGN(sizeof(struct skb_shared_info)),
229                        GFP_ATOMIC);
230         if (!data)
231                 return false;
232
233         buf->rx_buf = data;
234         buf->dma_addr = dma_map_single(&ag->dev->dev, data, ag->rx_buf_size,
235                                        DMA_FROM_DEVICE);
236         desc->data = (u32) buf->dma_addr + offset;
237         return true;
238 }
239
240 static int ag71xx_ring_rx_init(struct ag71xx *ag)
241 {
242         struct ag71xx_ring *ring = &ag->rx_ring;
243         unsigned int i;
244         int ret;
245         int offset = ag71xx_buffer_offset(ag);
246
247         ret = 0;
248         for (i = 0; i < ring->size; i++) {
249                 struct ag71xx_desc *desc = ag71xx_ring_desc(ring, i);
250
251                 desc->next = (u32) (ring->descs_dma +
252                         ring->desc_size * ((i + 1) % ring->size));
253
254                 DBG("ag71xx: RX desc at %p, next is %08x\n",
255                         desc, desc->next);
256         }
257
258         for (i = 0; i < ring->size; i++) {
259                 struct ag71xx_desc *desc = ag71xx_ring_desc(ring, i);
260
261                 if (!ag71xx_fill_rx_buf(ag, &ring->buf[i], offset)) {
262                         ret = -ENOMEM;
263                         break;
264                 }
265
266                 desc->ctrl = DESC_EMPTY;
267         }
268
269         /* flush descriptors */
270         wmb();
271
272         ring->curr = 0;
273         ring->dirty = 0;
274
275         return ret;
276 }
277
278 static int ag71xx_ring_rx_refill(struct ag71xx *ag)
279 {
280         struct ag71xx_ring *ring = &ag->rx_ring;
281         unsigned int count;
282         int offset = ag71xx_buffer_offset(ag);
283
284         count = 0;
285         for (; ring->curr - ring->dirty > 0; ring->dirty++) {
286                 struct ag71xx_desc *desc;
287                 unsigned int i;
288
289                 i = ring->dirty % ring->size;
290                 desc = ag71xx_ring_desc(ring, i);
291
292                 if (!ring->buf[i].rx_buf &&
293                     !ag71xx_fill_rx_buf(ag, &ring->buf[i], offset))
294                         break;
295
296                 desc->ctrl = DESC_EMPTY;
297                 count++;
298         }
299
300         /* flush descriptors */
301         wmb();
302
303         DBG("%s: %u rx descriptors refilled\n", ag->dev->name, count);
304
305         return count;
306 }
307
308 static int ag71xx_rings_init(struct ag71xx *ag)
309 {
310         int ret;
311
312         ret = ag71xx_ring_alloc(&ag->tx_ring);
313         if (ret)
314                 return ret;
315
316         ag71xx_ring_tx_init(ag);
317
318         ret = ag71xx_ring_alloc(&ag->rx_ring);
319         if (ret)
320                 return ret;
321
322         ret = ag71xx_ring_rx_init(ag);
323         return ret;
324 }
325
326 static void ag71xx_rings_cleanup(struct ag71xx *ag)
327 {
328         ag71xx_ring_rx_clean(ag);
329         ag71xx_ring_free(&ag->rx_ring);
330
331         ag71xx_ring_tx_clean(ag);
332         netdev_reset_queue(ag->dev);
333         ag71xx_ring_free(&ag->tx_ring);
334 }
335
336 static unsigned char *ag71xx_speed_str(struct ag71xx *ag)
337 {
338         switch (ag->speed) {
339         case SPEED_1000:
340                 return "1000";
341         case SPEED_100:
342                 return "100";
343         case SPEED_10:
344                 return "10";
345         }
346
347         return "?";
348 }
349
350 static void ag71xx_hw_set_macaddr(struct ag71xx *ag, unsigned char *mac)
351 {
352         u32 t;
353
354         t = (((u32) mac[5]) << 24) | (((u32) mac[4]) << 16)
355           | (((u32) mac[3]) << 8) | ((u32) mac[2]);
356
357         ag71xx_wr(ag, AG71XX_REG_MAC_ADDR1, t);
358
359         t = (((u32) mac[1]) << 24) | (((u32) mac[0]) << 16);
360         ag71xx_wr(ag, AG71XX_REG_MAC_ADDR2, t);
361 }
362
363 static void ag71xx_dma_reset(struct ag71xx *ag)
364 {
365         u32 val;
366         int i;
367
368         ag71xx_dump_dma_regs(ag);
369
370         /* stop RX and TX */
371         ag71xx_wr(ag, AG71XX_REG_RX_CTRL, 0);
372         ag71xx_wr(ag, AG71XX_REG_TX_CTRL, 0);
373
374         /*
375          * give the hardware some time to really stop all rx/tx activity
376          * clearing the descriptors too early causes random memory corruption
377          */
378         mdelay(1);
379
380         /* clear descriptor addresses */
381         ag71xx_wr(ag, AG71XX_REG_TX_DESC, ag->stop_desc_dma);
382         ag71xx_wr(ag, AG71XX_REG_RX_DESC, ag->stop_desc_dma);
383
384         /* clear pending RX/TX interrupts */
385         for (i = 0; i < 256; i++) {
386                 ag71xx_wr(ag, AG71XX_REG_RX_STATUS, RX_STATUS_PR);
387                 ag71xx_wr(ag, AG71XX_REG_TX_STATUS, TX_STATUS_PS);
388         }
389
390         /* clear pending errors */
391         ag71xx_wr(ag, AG71XX_REG_RX_STATUS, RX_STATUS_BE | RX_STATUS_OF);
392         ag71xx_wr(ag, AG71XX_REG_TX_STATUS, TX_STATUS_BE | TX_STATUS_UR);
393
394         val = ag71xx_rr(ag, AG71XX_REG_RX_STATUS);
395         if (val)
396                 pr_alert("%s: unable to clear DMA Rx status: %08x\n",
397                          ag->dev->name, val);
398
399         val = ag71xx_rr(ag, AG71XX_REG_TX_STATUS);
400
401         /* mask out reserved bits */
402         val &= ~0xff000000;
403
404         if (val)
405                 pr_alert("%s: unable to clear DMA Tx status: %08x\n",
406                          ag->dev->name, val);
407
408         ag71xx_dump_dma_regs(ag);
409 }
410
411 #define MAC_CFG1_INIT   (MAC_CFG1_RXE | MAC_CFG1_TXE | \
412                          MAC_CFG1_SRX | MAC_CFG1_STX)
413
414 #define FIFO_CFG0_INIT  (FIFO_CFG0_ALL << FIFO_CFG0_ENABLE_SHIFT)
415
416 #define FIFO_CFG4_INIT  (FIFO_CFG4_DE | FIFO_CFG4_DV | FIFO_CFG4_FC | \
417                          FIFO_CFG4_CE | FIFO_CFG4_CR | FIFO_CFG4_LM | \
418                          FIFO_CFG4_LO | FIFO_CFG4_OK | FIFO_CFG4_MC | \
419                          FIFO_CFG4_BC | FIFO_CFG4_DR | FIFO_CFG4_LE | \
420                          FIFO_CFG4_CF | FIFO_CFG4_PF | FIFO_CFG4_UO | \
421                          FIFO_CFG4_VT)
422
423 #define FIFO_CFG5_INIT  (FIFO_CFG5_DE | FIFO_CFG5_DV | FIFO_CFG5_FC | \
424                          FIFO_CFG5_CE | FIFO_CFG5_LO | FIFO_CFG5_OK | \
425                          FIFO_CFG5_MC | FIFO_CFG5_BC | FIFO_CFG5_DR | \
426                          FIFO_CFG5_CF | FIFO_CFG5_PF | FIFO_CFG5_VT | \
427                          FIFO_CFG5_LE | FIFO_CFG5_FT | FIFO_CFG5_16 | \
428                          FIFO_CFG5_17 | FIFO_CFG5_SF)
429
430 static void ag71xx_hw_stop(struct ag71xx *ag)
431 {
432         /* disable all interrupts and stop the rx/tx engine */
433         ag71xx_wr(ag, AG71XX_REG_INT_ENABLE, 0);
434         ag71xx_wr(ag, AG71XX_REG_RX_CTRL, 0);
435         ag71xx_wr(ag, AG71XX_REG_TX_CTRL, 0);
436 }
437
438 static void ag71xx_hw_setup(struct ag71xx *ag)
439 {
440         struct ag71xx_platform_data *pdata = ag71xx_get_pdata(ag);
441
442         /* setup MAC configuration registers */
443         ag71xx_wr(ag, AG71XX_REG_MAC_CFG1, MAC_CFG1_INIT);
444
445         ag71xx_sb(ag, AG71XX_REG_MAC_CFG2,
446                   MAC_CFG2_PAD_CRC_EN | MAC_CFG2_LEN_CHECK);
447
448         /* setup max frame length to zero */
449         ag71xx_wr(ag, AG71XX_REG_MAC_MFL, 0);
450
451         /* setup FIFO configuration registers */
452         ag71xx_wr(ag, AG71XX_REG_FIFO_CFG0, FIFO_CFG0_INIT);
453         if (pdata->is_ar724x) {
454                 ag71xx_wr(ag, AG71XX_REG_FIFO_CFG1, pdata->fifo_cfg1);
455                 ag71xx_wr(ag, AG71XX_REG_FIFO_CFG2, pdata->fifo_cfg2);
456         } else {
457                 ag71xx_wr(ag, AG71XX_REG_FIFO_CFG1, 0x0fff0000);
458                 ag71xx_wr(ag, AG71XX_REG_FIFO_CFG2, 0x00001fff);
459         }
460         ag71xx_wr(ag, AG71XX_REG_FIFO_CFG4, FIFO_CFG4_INIT);
461         ag71xx_wr(ag, AG71XX_REG_FIFO_CFG5, FIFO_CFG5_INIT);
462 }
463
464 static void ag71xx_hw_init(struct ag71xx *ag)
465 {
466         struct ag71xx_platform_data *pdata = ag71xx_get_pdata(ag);
467         u32 reset_mask = pdata->reset_bit;
468
469         ag71xx_hw_stop(ag);
470
471         if (pdata->is_ar724x) {
472                 u32 reset_phy = reset_mask;
473
474                 reset_phy &= AR71XX_RESET_GE0_PHY | AR71XX_RESET_GE1_PHY;
475                 reset_mask &= ~(AR71XX_RESET_GE0_PHY | AR71XX_RESET_GE1_PHY);
476
477                 ath79_device_reset_set(reset_phy);
478                 msleep(50);
479                 ath79_device_reset_clear(reset_phy);
480                 msleep(200);
481         }
482
483         ag71xx_sb(ag, AG71XX_REG_MAC_CFG1, MAC_CFG1_SR);
484         udelay(20);
485
486         ath79_device_reset_set(reset_mask);
487         msleep(100);
488         ath79_device_reset_clear(reset_mask);
489         msleep(200);
490
491         ag71xx_hw_setup(ag);
492
493         ag71xx_dma_reset(ag);
494 }
495
496 static void ag71xx_fast_reset(struct ag71xx *ag)
497 {
498         struct ag71xx_platform_data *pdata = ag71xx_get_pdata(ag);
499         struct net_device *dev = ag->dev;
500         u32 reset_mask = pdata->reset_bit;
501         u32 rx_ds;
502         u32 mii_reg;
503
504         reset_mask &= AR71XX_RESET_GE0_MAC | AR71XX_RESET_GE1_MAC;
505
506         ag71xx_hw_stop(ag);
507         wmb();
508
509         mii_reg = ag71xx_rr(ag, AG71XX_REG_MII_CFG);
510         rx_ds = ag71xx_rr(ag, AG71XX_REG_RX_DESC);
511
512         ath79_device_reset_set(reset_mask);
513         udelay(10);
514         ath79_device_reset_clear(reset_mask);
515         udelay(10);
516
517         ag71xx_dma_reset(ag);
518         ag71xx_hw_setup(ag);
519         ag71xx_tx_packets(ag, true);
520         ag->tx_ring.curr = 0;
521         ag->tx_ring.dirty = 0;
522         netdev_reset_queue(ag->dev);
523
524         /* setup max frame length */
525         ag71xx_wr(ag, AG71XX_REG_MAC_MFL,
526                   ag71xx_max_frame_len(ag->dev->mtu));
527
528         ag71xx_wr(ag, AG71XX_REG_RX_DESC, rx_ds);
529         ag71xx_wr(ag, AG71XX_REG_TX_DESC, ag->tx_ring.descs_dma);
530         ag71xx_wr(ag, AG71XX_REG_MII_CFG, mii_reg);
531
532         ag71xx_hw_set_macaddr(ag, dev->dev_addr);
533 }
534
535 static void ag71xx_hw_start(struct ag71xx *ag)
536 {
537         /* start RX engine */
538         ag71xx_wr(ag, AG71XX_REG_RX_CTRL, RX_CTRL_RXE);
539
540         /* enable interrupts */
541         ag71xx_wr(ag, AG71XX_REG_INT_ENABLE, AG71XX_INT_INIT);
542
543         netif_wake_queue(ag->dev);
544 }
545
546 static void
547 __ag71xx_link_adjust(struct ag71xx *ag, bool update)
548 {
549         struct ag71xx_platform_data *pdata = ag71xx_get_pdata(ag);
550         u32 cfg2;
551         u32 ifctl;
552         u32 fifo5;
553         u32 fifo3;
554
555         if (!ag->link && update) {
556                 ag71xx_hw_stop(ag);
557                 netif_carrier_off(ag->dev);
558                 if (netif_msg_link(ag))
559                         pr_info("%s: link down\n", ag->dev->name);
560                 return;
561         }
562
563         if (pdata->is_ar724x)
564                 ag71xx_fast_reset(ag);
565
566         cfg2 = ag71xx_rr(ag, AG71XX_REG_MAC_CFG2);
567         cfg2 &= ~(MAC_CFG2_IF_1000 | MAC_CFG2_IF_10_100 | MAC_CFG2_FDX);
568         cfg2 |= (ag->duplex) ? MAC_CFG2_FDX : 0;
569
570         ifctl = ag71xx_rr(ag, AG71XX_REG_MAC_IFCTL);
571         ifctl &= ~(MAC_IFCTL_SPEED);
572
573         fifo5 = ag71xx_rr(ag, AG71XX_REG_FIFO_CFG5);
574         fifo5 &= ~FIFO_CFG5_BM;
575
576         switch (ag->speed) {
577         case SPEED_1000:
578                 cfg2 |= MAC_CFG2_IF_1000;
579                 fifo5 |= FIFO_CFG5_BM;
580                 break;
581         case SPEED_100:
582                 cfg2 |= MAC_CFG2_IF_10_100;
583                 ifctl |= MAC_IFCTL_SPEED;
584                 break;
585         case SPEED_10:
586                 cfg2 |= MAC_CFG2_IF_10_100;
587                 break;
588         default:
589                 BUG();
590                 return;
591         }
592
593         if (pdata->is_ar91xx)
594                 fifo3 = 0x00780fff;
595         else if (pdata->is_ar724x)
596                 fifo3 = pdata->fifo_cfg3;
597         else
598                 fifo3 = 0x008001ff;
599
600         if (ag->tx_ring.desc_split) {
601                 fifo3 &= 0xffff;
602                 fifo3 |= ((2048 - ag->tx_ring.desc_split) / 4) << 16;
603         }
604
605         ag71xx_wr(ag, AG71XX_REG_FIFO_CFG3, fifo3);
606
607         if (update && pdata->set_speed)
608                 pdata->set_speed(ag->speed);
609
610         ag71xx_wr(ag, AG71XX_REG_MAC_CFG2, cfg2);
611         ag71xx_wr(ag, AG71XX_REG_FIFO_CFG5, fifo5);
612         ag71xx_wr(ag, AG71XX_REG_MAC_IFCTL, ifctl);
613         ag71xx_hw_start(ag);
614
615         netif_carrier_on(ag->dev);
616         if (update && netif_msg_link(ag))
617                 pr_info("%s: link up (%sMbps/%s duplex)\n",
618                         ag->dev->name,
619                         ag71xx_speed_str(ag),
620                         (DUPLEX_FULL == ag->duplex) ? "Full" : "Half");
621
622         DBG("%s: fifo_cfg0=%#x, fifo_cfg1=%#x, fifo_cfg2=%#x\n",
623                 ag->dev->name,
624                 ag71xx_rr(ag, AG71XX_REG_FIFO_CFG0),
625                 ag71xx_rr(ag, AG71XX_REG_FIFO_CFG1),
626                 ag71xx_rr(ag, AG71XX_REG_FIFO_CFG2));
627
628         DBG("%s: fifo_cfg3=%#x, fifo_cfg4=%#x, fifo_cfg5=%#x\n",
629                 ag->dev->name,
630                 ag71xx_rr(ag, AG71XX_REG_FIFO_CFG3),
631                 ag71xx_rr(ag, AG71XX_REG_FIFO_CFG4),
632                 ag71xx_rr(ag, AG71XX_REG_FIFO_CFG5));
633
634         DBG("%s: mac_cfg2=%#x, mac_ifctl=%#x\n",
635                 ag->dev->name,
636                 ag71xx_rr(ag, AG71XX_REG_MAC_CFG2),
637                 ag71xx_rr(ag, AG71XX_REG_MAC_IFCTL));
638 }
639
640 void ag71xx_link_adjust(struct ag71xx *ag)
641 {
642         __ag71xx_link_adjust(ag, true);
643 }
644
645 static int ag71xx_hw_enable(struct ag71xx *ag)
646 {
647         int ret;
648
649         ret = ag71xx_rings_init(ag);
650         if (ret)
651                 return ret;
652
653         napi_enable(&ag->napi);
654         ag71xx_wr(ag, AG71XX_REG_TX_DESC, ag->tx_ring.descs_dma);
655         ag71xx_wr(ag, AG71XX_REG_RX_DESC, ag->rx_ring.descs_dma);
656         netif_start_queue(ag->dev);
657
658         return 0;
659 }
660
661 static void ag71xx_hw_disable(struct ag71xx *ag)
662 {
663         unsigned long flags;
664
665         spin_lock_irqsave(&ag->lock, flags);
666
667         netif_stop_queue(ag->dev);
668
669         ag71xx_hw_stop(ag);
670         ag71xx_dma_reset(ag);
671
672         napi_disable(&ag->napi);
673         del_timer_sync(&ag->oom_timer);
674
675         spin_unlock_irqrestore(&ag->lock, flags);
676
677         ag71xx_rings_cleanup(ag);
678 }
679
680 static int ag71xx_open(struct net_device *dev)
681 {
682         struct ag71xx *ag = netdev_priv(dev);
683         unsigned int max_frame_len;
684         int ret;
685
686         netif_carrier_off(dev);
687         max_frame_len = ag71xx_max_frame_len(dev->mtu);
688         ag->rx_buf_size = max_frame_len + NET_SKB_PAD + NET_IP_ALIGN;
689
690         /* setup max frame length */
691         ag71xx_wr(ag, AG71XX_REG_MAC_MFL, max_frame_len);
692         ag71xx_hw_set_macaddr(ag, dev->dev_addr);
693
694         ret = ag71xx_hw_enable(ag);
695         if (ret)
696                 goto err;
697
698         ag71xx_phy_start(ag);
699
700         return 0;
701
702 err:
703         ag71xx_rings_cleanup(ag);
704         return ret;
705 }
706
707 static int ag71xx_stop(struct net_device *dev)
708 {
709         struct ag71xx *ag = netdev_priv(dev);
710
711         netif_carrier_off(dev);
712         ag71xx_phy_stop(ag);
713         ag71xx_hw_disable(ag);
714
715         return 0;
716 }
717
718 static int ag71xx_fill_dma_desc(struct ag71xx_ring *ring, u32 addr, int len)
719 {
720         int i;
721         struct ag71xx_desc *desc;
722         int ndesc = 0;
723         int split = ring->desc_split;
724
725         if (!split)
726                 split = len;
727
728         while (len > 0) {
729                 unsigned int cur_len = len;
730
731                 i = (ring->curr + ndesc) % ring->size;
732                 desc = ag71xx_ring_desc(ring, i);
733
734                 if (!ag71xx_desc_empty(desc))
735                         return -1;
736
737                 if (cur_len > split) {
738                         cur_len = split;
739
740                         /*
741                          * TX will hang if DMA transfers <= 4 bytes,
742                          * make sure next segment is more than 4 bytes long.
743                          */
744                         if (len <= split + 4)
745                                 cur_len -= 4;
746                 }
747
748                 desc->data = addr;
749                 addr += cur_len;
750                 len -= cur_len;
751
752                 if (len > 0)
753                         cur_len |= DESC_MORE;
754
755                 /* prevent early tx attempt of this descriptor */
756                 if (!ndesc)
757                         cur_len |= DESC_EMPTY;
758
759                 desc->ctrl = cur_len;
760                 ndesc++;
761         }
762
763         return ndesc;
764 }
765
766 static netdev_tx_t ag71xx_hard_start_xmit(struct sk_buff *skb,
767                                           struct net_device *dev)
768 {
769         struct ag71xx *ag = netdev_priv(dev);
770         struct ag71xx_ring *ring = &ag->tx_ring;
771         struct ag71xx_desc *desc;
772         dma_addr_t dma_addr;
773         int i, n, ring_min;
774
775         if (ag71xx_has_ar8216(ag))
776                 ag71xx_add_ar8216_header(ag, skb);
777
778         if (skb->len <= 4) {
779                 DBG("%s: packet len is too small\n", ag->dev->name);
780                 goto err_drop;
781         }
782
783         dma_addr = dma_map_single(&dev->dev, skb->data, skb->len,
784                                   DMA_TO_DEVICE);
785
786         i = ring->curr % ring->size;
787         desc = ag71xx_ring_desc(ring, i);
788
789         /* setup descriptor fields */
790         n = ag71xx_fill_dma_desc(ring, (u32) dma_addr, skb->len & ag->desc_pktlen_mask);
791         if (n < 0)
792                 goto err_drop_unmap;
793
794         i = (ring->curr + n - 1) % ring->size;
795         ring->buf[i].len = skb->len;
796         ring->buf[i].skb = skb;
797         ring->buf[i].timestamp = jiffies;
798
799         netdev_sent_queue(dev, skb->len);
800
801         desc->ctrl &= ~DESC_EMPTY;
802         ring->curr += n;
803
804         /* flush descriptor */
805         wmb();
806
807         ring_min = 2;
808         if (ring->desc_split)
809             ring_min *= AG71XX_TX_RING_DS_PER_PKT;
810
811         if (ring->curr - ring->dirty >= ring->size - ring_min) {
812                 DBG("%s: tx queue full\n", dev->name);
813                 netif_stop_queue(dev);
814         }
815
816         DBG("%s: packet injected into TX queue\n", ag->dev->name);
817
818         /* enable TX engine */
819         ag71xx_wr(ag, AG71XX_REG_TX_CTRL, TX_CTRL_TXE);
820
821         return NETDEV_TX_OK;
822
823 err_drop_unmap:
824         dma_unmap_single(&dev->dev, dma_addr, skb->len, DMA_TO_DEVICE);
825
826 err_drop:
827         dev->stats.tx_dropped++;
828
829         dev_kfree_skb(skb);
830         return NETDEV_TX_OK;
831 }
832
833 static int ag71xx_do_ioctl(struct net_device *dev, struct ifreq *ifr, int cmd)
834 {
835         struct ag71xx *ag = netdev_priv(dev);
836         int ret;
837
838         switch (cmd) {
839         case SIOCETHTOOL:
840                 if (ag->phy_dev == NULL)
841                         break;
842
843                 spin_lock_irq(&ag->lock);
844                 ret = phy_ethtool_ioctl(ag->phy_dev, (void *) ifr->ifr_data);
845                 spin_unlock_irq(&ag->lock);
846                 return ret;
847
848         case SIOCSIFHWADDR:
849                 if (copy_from_user
850                         (dev->dev_addr, ifr->ifr_data, sizeof(dev->dev_addr)))
851                         return -EFAULT;
852                 return 0;
853
854         case SIOCGIFHWADDR:
855                 if (copy_to_user
856                         (ifr->ifr_data, dev->dev_addr, sizeof(dev->dev_addr)))
857                         return -EFAULT;
858                 return 0;
859
860         case SIOCGMIIPHY:
861         case SIOCGMIIREG:
862         case SIOCSMIIREG:
863                 if (ag->phy_dev == NULL)
864                         break;
865
866                 return phy_mii_ioctl(ag->phy_dev, ifr, cmd);
867
868         default:
869                 break;
870         }
871
872         return -EOPNOTSUPP;
873 }
874
875 static void ag71xx_oom_timer_handler(unsigned long data)
876 {
877         struct net_device *dev = (struct net_device *) data;
878         struct ag71xx *ag = netdev_priv(dev);
879
880         napi_schedule(&ag->napi);
881 }
882
883 static void ag71xx_tx_timeout(struct net_device *dev)
884 {
885         struct ag71xx *ag = netdev_priv(dev);
886
887         if (netif_msg_tx_err(ag))
888                 pr_info("%s: tx timeout\n", ag->dev->name);
889
890         schedule_work(&ag->restart_work);
891 }
892
893 static void ag71xx_restart_work_func(struct work_struct *work)
894 {
895         struct ag71xx *ag = container_of(work, struct ag71xx, restart_work);
896
897         rtnl_lock();
898         ag71xx_hw_disable(ag);
899         ag71xx_hw_enable(ag);
900         if (ag->link)
901                 __ag71xx_link_adjust(ag, false);
902         rtnl_unlock();
903 }
904
905 static bool ag71xx_check_dma_stuck(struct ag71xx *ag, unsigned long timestamp)
906 {
907         u32 rx_sm, tx_sm, rx_fd;
908
909         if (likely(time_before(jiffies, timestamp + HZ/10)))
910                 return false;
911
912         if (!netif_carrier_ok(ag->dev))
913                 return false;
914
915         rx_sm = ag71xx_rr(ag, AG71XX_REG_RX_SM);
916         if ((rx_sm & 0x7) == 0x3 && ((rx_sm >> 4) & 0x7) == 0x6)
917                 return true;
918
919         tx_sm = ag71xx_rr(ag, AG71XX_REG_TX_SM);
920         rx_fd = ag71xx_rr(ag, AG71XX_REG_FIFO_DEPTH);
921         if (((tx_sm >> 4) & 0x7) == 0 && ((rx_sm & 0x7) == 0) &&
922             ((rx_sm >> 4) & 0x7) == 0 && rx_fd == 0)
923                 return true;
924
925         return false;
926 }
927
928 static int ag71xx_tx_packets(struct ag71xx *ag, bool flush)
929 {
930         struct ag71xx_ring *ring = &ag->tx_ring;
931         struct ag71xx_platform_data *pdata = ag71xx_get_pdata(ag);
932         int sent = 0;
933         int bytes_compl = 0;
934         int n = 0;
935
936         DBG("%s: processing TX ring\n", ag->dev->name);
937
938         while (ring->dirty + n != ring->curr) {
939                 unsigned int i = (ring->dirty + n) % ring->size;
940                 struct ag71xx_desc *desc = ag71xx_ring_desc(ring, i);
941                 struct sk_buff *skb = ring->buf[i].skb;
942
943                 if (!flush && !ag71xx_desc_empty(desc)) {
944                         if (pdata->is_ar724x &&
945                             ag71xx_check_dma_stuck(ag, ring->buf[i].timestamp))
946                                 schedule_work(&ag->restart_work);
947                         break;
948                 }
949
950                 if (flush)
951                         desc->ctrl |= DESC_EMPTY;
952
953                 n++;
954                 if (!skb)
955                         continue;
956
957                 dev_kfree_skb_any(skb);
958                 ring->buf[i].skb = NULL;
959
960                 bytes_compl += ring->buf[i].len;
961
962                 sent++;
963                 ring->dirty += n;
964
965                 while (n > 0) {
966                         ag71xx_wr(ag, AG71XX_REG_TX_STATUS, TX_STATUS_PS);
967                         n--;
968                 }
969         }
970
971         DBG("%s: %d packets sent out\n", ag->dev->name, sent);
972
973         ag->dev->stats.tx_bytes += bytes_compl;
974         ag->dev->stats.tx_packets += sent;
975
976         if (!sent)
977                 return 0;
978
979         netdev_completed_queue(ag->dev, sent, bytes_compl);
980         if ((ring->curr - ring->dirty) < (ring->size * 3) / 4)
981                 netif_wake_queue(ag->dev);
982
983         return sent;
984 }
985
986 static int ag71xx_rx_packets(struct ag71xx *ag, int limit)
987 {
988         struct net_device *dev = ag->dev;
989         struct ag71xx_ring *ring = &ag->rx_ring;
990         int offset = ag71xx_buffer_offset(ag);
991         unsigned int pktlen_mask = ag->desc_pktlen_mask;
992         int done = 0;
993
994         DBG("%s: rx packets, limit=%d, curr=%u, dirty=%u\n",
995                         dev->name, limit, ring->curr, ring->dirty);
996
997         while (done < limit) {
998                 unsigned int i = ring->curr % ring->size;
999                 struct ag71xx_desc *desc = ag71xx_ring_desc(ring, i);
1000                 struct sk_buff *skb;
1001                 int pktlen;
1002                 int err = 0;
1003
1004                 if (ag71xx_desc_empty(desc))
1005                         break;
1006
1007                 if ((ring->dirty + ring->size) == ring->curr) {
1008                         ag71xx_assert(0);
1009                         break;
1010                 }
1011
1012                 ag71xx_wr(ag, AG71XX_REG_RX_STATUS, RX_STATUS_PR);
1013
1014                 pktlen = desc->ctrl & pktlen_mask;
1015                 pktlen -= ETH_FCS_LEN;
1016
1017                 dma_unmap_single(&dev->dev, ring->buf[i].dma_addr,
1018                                  ag->rx_buf_size, DMA_FROM_DEVICE);
1019
1020                 dev->stats.rx_packets++;
1021                 dev->stats.rx_bytes += pktlen;
1022
1023                 skb = build_skb(ring->buf[i].rx_buf, 0);
1024                 if (!skb) {
1025                         kfree(ring->buf[i].rx_buf);
1026                         goto next;
1027                 }
1028
1029                 skb_reserve(skb, offset);
1030                 skb_put(skb, pktlen);
1031
1032                 if (ag71xx_has_ar8216(ag))
1033                         err = ag71xx_remove_ar8216_header(ag, skb, pktlen);
1034
1035                 if (err) {
1036                         dev->stats.rx_dropped++;
1037                         kfree_skb(skb);
1038                 } else {
1039                         skb->dev = dev;
1040                         skb->ip_summed = CHECKSUM_NONE;
1041                         skb->protocol = eth_type_trans(skb, dev);
1042                         netif_receive_skb(skb);
1043                 }
1044
1045 next:
1046                 ring->buf[i].rx_buf = NULL;
1047                 done++;
1048
1049                 ring->curr++;
1050         }
1051
1052         ag71xx_ring_rx_refill(ag);
1053
1054         DBG("%s: rx finish, curr=%u, dirty=%u, done=%d\n",
1055                 dev->name, ring->curr, ring->dirty, done);
1056
1057         return done;
1058 }
1059
1060 static int ag71xx_poll(struct napi_struct *napi, int limit)
1061 {
1062         struct ag71xx *ag = container_of(napi, struct ag71xx, napi);
1063         struct ag71xx_platform_data *pdata = ag71xx_get_pdata(ag);
1064         struct net_device *dev = ag->dev;
1065         struct ag71xx_ring *rx_ring;
1066         unsigned long flags;
1067         u32 status;
1068         int tx_done;
1069         int rx_done;
1070
1071         pdata->ddr_flush();
1072         tx_done = ag71xx_tx_packets(ag, false);
1073
1074         DBG("%s: processing RX ring\n", dev->name);
1075         rx_done = ag71xx_rx_packets(ag, limit);
1076
1077         ag71xx_debugfs_update_napi_stats(ag, rx_done, tx_done);
1078
1079         rx_ring = &ag->rx_ring;
1080         if (rx_ring->buf[rx_ring->dirty % rx_ring->size].rx_buf == NULL)
1081                 goto oom;
1082
1083         status = ag71xx_rr(ag, AG71XX_REG_RX_STATUS);
1084         if (unlikely(status & RX_STATUS_OF)) {
1085                 ag71xx_wr(ag, AG71XX_REG_RX_STATUS, RX_STATUS_OF);
1086                 dev->stats.rx_fifo_errors++;
1087
1088                 /* restart RX */
1089                 ag71xx_wr(ag, AG71XX_REG_RX_CTRL, RX_CTRL_RXE);
1090         }
1091
1092         if (rx_done < limit) {
1093                 if (status & RX_STATUS_PR)
1094                         goto more;
1095
1096                 status = ag71xx_rr(ag, AG71XX_REG_TX_STATUS);
1097                 if (status & TX_STATUS_PS)
1098                         goto more;
1099
1100                 DBG("%s: disable polling mode, rx=%d, tx=%d,limit=%d\n",
1101                         dev->name, rx_done, tx_done, limit);
1102
1103                 napi_complete(napi);
1104
1105                 /* enable interrupts */
1106                 spin_lock_irqsave(&ag->lock, flags);
1107                 ag71xx_int_enable(ag, AG71XX_INT_POLL);
1108                 spin_unlock_irqrestore(&ag->lock, flags);
1109                 return rx_done;
1110         }
1111
1112 more:
1113         DBG("%s: stay in polling mode, rx=%d, tx=%d, limit=%d\n",
1114                         dev->name, rx_done, tx_done, limit);
1115         return limit;
1116
1117 oom:
1118         if (netif_msg_rx_err(ag))
1119                 pr_info("%s: out of memory\n", dev->name);
1120
1121         mod_timer(&ag->oom_timer, jiffies + AG71XX_OOM_REFILL);
1122         napi_complete(napi);
1123         return 0;
1124 }
1125
1126 static irqreturn_t ag71xx_interrupt(int irq, void *dev_id)
1127 {
1128         struct net_device *dev = dev_id;
1129         struct ag71xx *ag = netdev_priv(dev);
1130         u32 status;
1131
1132         status = ag71xx_rr(ag, AG71XX_REG_INT_STATUS);
1133         ag71xx_dump_intr(ag, "raw", status);
1134
1135         if (unlikely(!status))
1136                 return IRQ_NONE;
1137
1138         if (unlikely(status & AG71XX_INT_ERR)) {
1139                 if (status & AG71XX_INT_TX_BE) {
1140                         ag71xx_wr(ag, AG71XX_REG_TX_STATUS, TX_STATUS_BE);
1141                         dev_err(&dev->dev, "TX BUS error\n");
1142                 }
1143                 if (status & AG71XX_INT_RX_BE) {
1144                         ag71xx_wr(ag, AG71XX_REG_RX_STATUS, RX_STATUS_BE);
1145                         dev_err(&dev->dev, "RX BUS error\n");
1146                 }
1147         }
1148
1149         if (likely(status & AG71XX_INT_POLL)) {
1150                 ag71xx_int_disable(ag, AG71XX_INT_POLL);
1151                 DBG("%s: enable polling mode\n", dev->name);
1152                 napi_schedule(&ag->napi);
1153         }
1154
1155         ag71xx_debugfs_update_int_stats(ag, status);
1156
1157         return IRQ_HANDLED;
1158 }
1159
1160 #ifdef CONFIG_NET_POLL_CONTROLLER
1161 /*
1162  * Polling 'interrupt' - used by things like netconsole to send skbs
1163  * without having to re-enable interrupts. It's not called while
1164  * the interrupt routine is executing.
1165  */
1166 static void ag71xx_netpoll(struct net_device *dev)
1167 {
1168         disable_irq(dev->irq);
1169         ag71xx_interrupt(dev->irq, dev);
1170         enable_irq(dev->irq);
1171 }
1172 #endif
1173
1174 static int ag71xx_change_mtu(struct net_device *dev, int new_mtu)
1175 {
1176         struct ag71xx *ag = netdev_priv(dev);
1177         unsigned int max_frame_len;
1178
1179         max_frame_len = ag71xx_max_frame_len(new_mtu);
1180         if (new_mtu < 68 || max_frame_len > ag->max_frame_len)
1181                 return -EINVAL;
1182
1183         if (netif_running(dev))
1184                 return -EBUSY;
1185
1186         dev->mtu = new_mtu;
1187         return 0;
1188 }
1189
1190 static const struct net_device_ops ag71xx_netdev_ops = {
1191         .ndo_open               = ag71xx_open,
1192         .ndo_stop               = ag71xx_stop,
1193         .ndo_start_xmit         = ag71xx_hard_start_xmit,
1194         .ndo_do_ioctl           = ag71xx_do_ioctl,
1195         .ndo_tx_timeout         = ag71xx_tx_timeout,
1196         .ndo_change_mtu         = ag71xx_change_mtu,
1197         .ndo_set_mac_address    = eth_mac_addr,
1198         .ndo_validate_addr      = eth_validate_addr,
1199 #ifdef CONFIG_NET_POLL_CONTROLLER
1200         .ndo_poll_controller    = ag71xx_netpoll,
1201 #endif
1202 };
1203
1204 static const char *ag71xx_get_phy_if_mode_name(phy_interface_t mode)
1205 {
1206         switch (mode) {
1207         case PHY_INTERFACE_MODE_MII:
1208                 return "MII";
1209         case PHY_INTERFACE_MODE_GMII:
1210                 return "GMII";
1211         case PHY_INTERFACE_MODE_RMII:
1212                 return "RMII";
1213         case PHY_INTERFACE_MODE_RGMII:
1214                 return "RGMII";
1215         case PHY_INTERFACE_MODE_SGMII:
1216                 return "SGMII";
1217         default:
1218                 break;
1219         }
1220
1221         return "unknown";
1222 }
1223
1224
1225 static int ag71xx_probe(struct platform_device *pdev)
1226 {
1227         struct net_device *dev;
1228         struct resource *res;
1229         struct ag71xx *ag;
1230         struct ag71xx_platform_data *pdata;
1231         int err;
1232
1233         pdata = pdev->dev.platform_data;
1234         if (!pdata) {
1235                 dev_err(&pdev->dev, "no platform data specified\n");
1236                 err = -ENXIO;
1237                 goto err_out;
1238         }
1239
1240         if (pdata->mii_bus_dev == NULL && pdata->phy_mask) {
1241                 dev_err(&pdev->dev, "no MII bus device specified\n");
1242                 err = -EINVAL;
1243                 goto err_out;
1244         }
1245
1246         dev = alloc_etherdev(sizeof(*ag));
1247         if (!dev) {
1248                 dev_err(&pdev->dev, "alloc_etherdev failed\n");
1249                 err = -ENOMEM;
1250                 goto err_out;
1251         }
1252
1253         if (!pdata->max_frame_len || !pdata->desc_pktlen_mask)
1254                 return -EINVAL;
1255
1256         SET_NETDEV_DEV(dev, &pdev->dev);
1257
1258         ag = netdev_priv(dev);
1259         ag->pdev = pdev;
1260         ag->dev = dev;
1261         ag->msg_enable = netif_msg_init(ag71xx_msg_level,
1262                                         AG71XX_DEFAULT_MSG_ENABLE);
1263         spin_lock_init(&ag->lock);
1264
1265         res = platform_get_resource_byname(pdev, IORESOURCE_MEM, "mac_base");
1266         if (!res) {
1267                 dev_err(&pdev->dev, "no mac_base resource found\n");
1268                 err = -ENXIO;
1269                 goto err_out;
1270         }
1271
1272         ag->mac_base = ioremap_nocache(res->start, res->end - res->start + 1);
1273         if (!ag->mac_base) {
1274                 dev_err(&pdev->dev, "unable to ioremap mac_base\n");
1275                 err = -ENOMEM;
1276                 goto err_free_dev;
1277         }
1278
1279         dev->irq = platform_get_irq(pdev, 0);
1280         err = request_irq(dev->irq, ag71xx_interrupt,
1281                           IRQF_DISABLED,
1282                           dev->name, dev);
1283         if (err) {
1284                 dev_err(&pdev->dev, "unable to request IRQ %d\n", dev->irq);
1285                 goto err_unmap_base;
1286         }
1287
1288         dev->base_addr = (unsigned long)ag->mac_base;
1289         dev->netdev_ops = &ag71xx_netdev_ops;
1290         dev->ethtool_ops = &ag71xx_ethtool_ops;
1291
1292         INIT_WORK(&ag->restart_work, ag71xx_restart_work_func);
1293
1294         init_timer(&ag->oom_timer);
1295         ag->oom_timer.data = (unsigned long) dev;
1296         ag->oom_timer.function = ag71xx_oom_timer_handler;
1297
1298         ag->tx_ring.size = AG71XX_TX_RING_SIZE_DEFAULT;
1299         ag->rx_ring.size = AG71XX_RX_RING_SIZE_DEFAULT;
1300
1301         ag->max_frame_len = pdata->max_frame_len;
1302         ag->desc_pktlen_mask = pdata->desc_pktlen_mask;
1303
1304         if (!pdata->is_ar724x && !pdata->is_ar91xx) {
1305                 ag->tx_ring.desc_split = AG71XX_TX_RING_SPLIT;
1306                 ag->tx_ring.size *= AG71XX_TX_RING_DS_PER_PKT;
1307         }
1308
1309         ag->stop_desc = dma_alloc_coherent(NULL,
1310                 sizeof(struct ag71xx_desc), &ag->stop_desc_dma, GFP_KERNEL);
1311
1312         if (!ag->stop_desc)
1313                 goto err_free_irq;
1314
1315         ag->stop_desc->data = 0;
1316         ag->stop_desc->ctrl = 0;
1317         ag->stop_desc->next = (u32) ag->stop_desc_dma;
1318
1319         memcpy(dev->dev_addr, pdata->mac_addr, ETH_ALEN);
1320
1321         netif_napi_add(dev, &ag->napi, ag71xx_poll, AG71XX_NAPI_WEIGHT);
1322
1323         ag71xx_dump_regs(ag);
1324
1325         ag71xx_hw_init(ag);
1326
1327         ag71xx_dump_regs(ag);
1328
1329         err = ag71xx_phy_connect(ag);
1330         if (err)
1331                 goto err_free_desc;
1332
1333         err = ag71xx_debugfs_init(ag);
1334         if (err)
1335                 goto err_phy_disconnect;
1336
1337         platform_set_drvdata(pdev, dev);
1338
1339         err = register_netdev(dev);
1340         if (err) {
1341                 dev_err(&pdev->dev, "unable to register net device\n");
1342                 goto err_debugfs_exit;
1343         }
1344
1345         pr_info("%s: Atheros AG71xx at 0x%08lx, irq %d, mode:%s\n",
1346                 dev->name, dev->base_addr, dev->irq,
1347                 ag71xx_get_phy_if_mode_name(pdata->phy_if_mode));
1348
1349         return 0;
1350
1351 err_debugfs_exit:
1352         ag71xx_debugfs_exit(ag);
1353 err_phy_disconnect:
1354         ag71xx_phy_disconnect(ag);
1355 err_free_desc:
1356         dma_free_coherent(NULL, sizeof(struct ag71xx_desc), ag->stop_desc,
1357                           ag->stop_desc_dma);
1358 err_free_irq:
1359         free_irq(dev->irq, dev);
1360 err_unmap_base:
1361         iounmap(ag->mac_base);
1362 err_free_dev:
1363         kfree(dev);
1364 err_out:
1365         platform_set_drvdata(pdev, NULL);
1366         return err;
1367 }
1368
1369 static int ag71xx_remove(struct platform_device *pdev)
1370 {
1371         struct net_device *dev = platform_get_drvdata(pdev);
1372
1373         if (dev) {
1374                 struct ag71xx *ag = netdev_priv(dev);
1375
1376                 ag71xx_debugfs_exit(ag);
1377                 ag71xx_phy_disconnect(ag);
1378                 unregister_netdev(dev);
1379                 free_irq(dev->irq, dev);
1380                 iounmap(ag->mac_base);
1381                 kfree(dev);
1382                 platform_set_drvdata(pdev, NULL);
1383         }
1384
1385         return 0;
1386 }
1387
1388 static struct platform_driver ag71xx_driver = {
1389         .probe          = ag71xx_probe,
1390         .remove         = ag71xx_remove,
1391         .driver = {
1392                 .name   = AG71XX_DRV_NAME,
1393         }
1394 };
1395
1396 static int __init ag71xx_module_init(void)
1397 {
1398         int ret;
1399
1400         ret = ag71xx_debugfs_root_init();
1401         if (ret)
1402                 goto err_out;
1403
1404         ret = ag71xx_mdio_driver_init();
1405         if (ret)
1406                 goto err_debugfs_exit;
1407
1408         ret = platform_driver_register(&ag71xx_driver);
1409         if (ret)
1410                 goto err_mdio_exit;
1411
1412         return 0;
1413
1414 err_mdio_exit:
1415         ag71xx_mdio_driver_exit();
1416 err_debugfs_exit:
1417         ag71xx_debugfs_root_exit();
1418 err_out:
1419         return ret;
1420 }
1421
1422 static void __exit ag71xx_module_exit(void)
1423 {
1424         platform_driver_unregister(&ag71xx_driver);
1425         ag71xx_mdio_driver_exit();
1426         ag71xx_debugfs_root_exit();
1427 }
1428
1429 module_init(ag71xx_module_init);
1430 module_exit(ag71xx_module_exit);
1431
1432 MODULE_VERSION(AG71XX_DRV_VERSION);
1433 MODULE_AUTHOR("Gabor Juhos <juhosg@openwrt.org>");
1434 MODULE_AUTHOR("Imre Kaloz <kaloz@openwrt.org>");
1435 MODULE_LICENSE("GPL v2");
1436 MODULE_ALIAS("platform:" AG71XX_DRV_NAME);