ralink: assign default ranges inside the pci driver
[openwrt.git] / target / linux / ramips / patches-3.14 / 0032-PCI-MIPS-adds-mt7620a-pcie-driver.patch
1 From 307b7a71a634ae3848fb7c5c05759d647e140e12 Mon Sep 17 00:00:00 2001
2 From: John Crispin <blogic@openwrt.org>
3 Date: Sat, 18 May 2013 22:06:15 +0200
4 Subject: [PATCH 32/57] PCI: MIPS: adds mt7620a pcie driver
5
6 Signed-off-by: John Crispin <blogic@openwrt.org>
7 ---
8  arch/mips/pci/Makefile      |    1 +
9  arch/mips/pci/pci-mt7620a.c |  363 +++++++++++++++++++++++++++++++++++++++++++
10  arch/mips/ralink/Kconfig    |    1 +
11  3 files changed, 365 insertions(+)
12  create mode 100644 arch/mips/pci/pci-mt7620a.c
13
14 Index: linux-3.14.18/arch/mips/pci/Makefile
15 ===================================================================
16 --- linux-3.14.18.orig/arch/mips/pci/Makefile   2014-11-07 11:21:04.465149498 +0100
17 +++ linux-3.14.18/arch/mips/pci/Makefile        2014-11-07 11:21:04.477149928 +0100
18 @@ -42,6 +42,7 @@
19  obj-$(CONFIG_LANTIQ)           += fixup-lantiq.o
20  obj-$(CONFIG_PCI_LANTIQ)       += pci-lantiq.o ops-lantiq.o
21  obj-$(CONFIG_SOC_MT7621)       += pci-mt7621.o
22 +obj-$(CONFIG_SOC_MT7620)       += pci-mt7620a.o
23  obj-$(CONFIG_SOC_RT2880)       += pci-rt2880.o
24  obj-$(CONFIG_SOC_RT3883)       += pci-rt3883.o
25  obj-$(CONFIG_TANBAC_TB0219)    += fixup-tb0219.o
26 Index: linux-3.14.18/arch/mips/pci/pci-mt7620a.c
27 ===================================================================
28 --- /dev/null   1970-01-01 00:00:00.000000000 +0000
29 +++ linux-3.14.18/arch/mips/pci/pci-mt7620a.c   2014-11-07 11:26:15.884263666 +0100
30 @@ -0,0 +1,412 @@
31 +/*
32 + *  Ralink MT7620A SoC PCI support
33 + *
34 + *  Copyright (C) 2007-2013 Bruce Chang
35 + *  Copyright (C) 2013 John Crispin <blogic@openwrt.org>
36 + *
37 + *  This program is free software; you can redistribute it and/or modify it
38 + *  under the terms of the GNU General Public License version 2 as published
39 + *  by the Free Software Foundation.
40 + */
41 +
42 +#include <linux/types.h>
43 +#include <linux/pci.h>
44 +#include <linux/io.h>
45 +#include <linux/init.h>
46 +#include <linux/delay.h>
47 +#include <linux/interrupt.h>
48 +#include <linux/module.h>
49 +#include <linux/of.h>
50 +#include <linux/of_irq.h>
51 +#include <linux/of_pci.h>
52 +#include <linux/reset.h>
53 +#include <linux/platform_device.h>
54 +
55 +#include <asm/mach-ralink/ralink_regs.h>
56 +#include <asm/mach-ralink/mt7620.h>
57 +
58 +#define RALINK_PCI_MM_MAP_BASE         0x20000000
59 +#define RALINK_PCI_IO_MAP_BASE         0x10160000
60 +
61 +#define RALINK_INT_PCIE0               4
62 +#define RALINK_SYSCFG1                 0x14
63 +#define RALINK_CLKCFG1                 0x30
64 +#define RALINK_GPIOMODE                        0x60
65 +#define RALINK_PCIE_CLK_GEN            0x7c
66 +#define RALINK_PCIE_CLK_GEN1           0x80
67 +#define PCIEPHY0_CFG                   0x90
68 +#define PPLL_CFG1                      0x9c
69 +#define PPLL_DRV                       0xa0
70 +#define PDRV_SW_SET                    (1<<31)
71 +#define LC_CKDRVPD_                    (1<<19)
72 +
73 +#define RALINK_PCI_CONFIG_ADDR         0x20
74 +#define RALINK_PCI_CONFIG_DATA_VIRT_REG        0x24
75 +#define MEMORY_BASE                    0x0
76 +#define RALINK_PCIE0_RST               (1<<26)
77 +#define RALINK_PCI_BASE                        0xB0140000
78 +#define RALINK_PCI_MEMBASE             0x28
79 +#define RALINK_PCI_IOBASE              0x2C
80 +
81 +#define RT6855_PCIE0_OFFSET            0x2000
82 +
83 +#define RALINK_PCI_PCICFG_ADDR         0x00
84 +#define RALINK_PCI0_BAR0SETUP_ADDR     0x10
85 +#define RALINK_PCI0_IMBASEBAR0_ADDR    0x18
86 +#define RALINK_PCI0_ID                 0x30
87 +#define RALINK_PCI0_CLASS              0x34
88 +#define RALINK_PCI0_SUBID              0x38
89 +#define RALINK_PCI0_STATUS             0x50
90 +#define RALINK_PCI_PCIMSK_ADDR         0x0C
91 +
92 +#define RALINK_PCIEPHY_P0_CTL_OFFSET   0x7498
93 +#define RALINK_PCIE0_CLK_EN            (1 << 26)
94 +
95 +#define BUSY                           0x80000000
96 +#define WAITRETRY_MAX                  10
97 +#define WRITE_MODE                     (1UL << 23)
98 +#define DATA_SHIFT                     0
99 +#define ADDR_SHIFT                     8
100 +
101 +static void __iomem *bridge_base;
102 +static void __iomem *pcie_base;
103 +
104 +static struct reset_control *rstpcie0;
105 +
106 +static inline void bridge_w32(u32 val, unsigned reg)
107 +{
108 +       iowrite32(val, bridge_base + reg);
109 +}
110 +
111 +static inline u32 bridge_r32(unsigned reg)
112 +{
113 +       return ioread32(bridge_base + reg);
114 +}
115 +
116 +static inline void pcie_w32(u32 val, unsigned reg)
117 +{
118 +       iowrite32(val, pcie_base + reg);
119 +}
120 +
121 +static inline u32 pcie_r32(unsigned reg)
122 +{
123 +       return ioread32(pcie_base + reg);
124 +}
125 +
126 +static inline void pcie_m32(u32 clr, u32 set, unsigned reg)
127 +{
128 +       u32 val = pcie_r32(reg);
129 +
130 +       val &= ~clr;
131 +       val |= set;
132 +       pcie_w32(val, reg);
133 +}
134 +
135 +static int wait_pciephy_busy(void)
136 +{
137 +       unsigned long reg_value = 0x0, retry = 0;
138 +
139 +       while (1) {
140 +               reg_value = pcie_r32(PCIEPHY0_CFG);
141 +
142 +               if (reg_value & BUSY)
143 +                       mdelay(100);
144 +               else
145 +                       break;
146 +               if (retry++ > WAITRETRY_MAX){
147 +                       printk("PCIE-PHY retry failed.\n");
148 +                       return -1;
149 +               }
150 +       }
151 +       return 0;
152 +}
153 +
154 +static void pcie_phy(unsigned long addr, unsigned long val)
155 +{
156 +       wait_pciephy_busy();
157 +       pcie_w32(WRITE_MODE | (val << DATA_SHIFT) | (addr << ADDR_SHIFT), PCIEPHY0_CFG);
158 +       mdelay(1);
159 +       wait_pciephy_busy();
160 +}
161 +
162 +static int pci_config_read(struct pci_bus *bus, unsigned int devfn, int where, int size, u32 * val)
163 +{
164 +       unsigned int slot = PCI_SLOT(devfn);
165 +       u8 func = PCI_FUNC(devfn);
166 +       u32 address;
167 +       u32 data;
168 +       u32 num = 0;
169 +
170 +       if (bus)
171 +               num = bus->number;
172 +
173 +       address = (((where & 0xF00) >> 8) << 24) | (num << 16) | (slot << 11) | (func << 8) | (where & 0xfc) | 0x80000000;
174 +       bridge_w32(address, RALINK_PCI_CONFIG_ADDR);
175 +       data = bridge_r32(RALINK_PCI_CONFIG_DATA_VIRT_REG);
176 +
177 +       switch (size) {
178 +       case 1:
179 +               *val = (data >> ((where & 3) << 3)) & 0xff;
180 +               break;
181 +       case 2:
182 +               *val = (data >> ((where & 3) << 3)) & 0xffff;
183 +               break;
184 +       case 4:
185 +               *val = data;
186 +               break;
187 +       }
188 +
189 +       return PCIBIOS_SUCCESSFUL;
190 +}
191 +
192 +static int pci_config_write(struct pci_bus *bus, unsigned int devfn, int where, int size, u32 val)
193 +{
194 +       unsigned int slot = PCI_SLOT(devfn);
195 +       u8 func = PCI_FUNC(devfn);
196 +       u32 address;
197 +       u32 data;
198 +       u32 num = 0;
199 +
200 +       if (bus)
201 +               num = bus->number;
202 +
203 +       address = (((where & 0xF00) >> 8) << 24) | (num << 16) | (slot << 11) | (func << 8) | (where & 0xfc) | 0x80000000;
204 +       bridge_w32(address, RALINK_PCI_CONFIG_ADDR);
205 +       data = bridge_r32(RALINK_PCI_CONFIG_DATA_VIRT_REG);
206 +
207 +       switch (size) {
208 +       case 1:
209 +               data = (data & ~(0xff << ((where & 3) << 3))) |
210 +                       (val << ((where & 3) << 3));
211 +               break;
212 +       case 2:
213 +               data = (data & ~(0xffff << ((where & 3) << 3))) |
214 +                       (val << ((where & 3) << 3));
215 +               break;
216 +       case 4:
217 +               data = val;
218 +               break;
219 +       }
220 +
221 +       bridge_w32(data, RALINK_PCI_CONFIG_DATA_VIRT_REG);
222 +
223 +       return PCIBIOS_SUCCESSFUL;
224 +}
225 +
226 +struct pci_ops mt7620_pci_ops= {
227 +       .read   = pci_config_read,
228 +       .write  = pci_config_write,
229 +};
230 +
231 +static struct resource mt7620_res_pci_mem1 = {
232 +       .name   = "pci memory",
233 +       .start  = RALINK_PCI_MM_MAP_BASE,
234 +       .end    = (u32) ((RALINK_PCI_MM_MAP_BASE + (unsigned char *)0x0fffffff)),
235 +       .flags  = IORESOURCE_MEM,
236 +};
237 +static struct resource mt7620_res_pci_io1 = {
238 +       .name   = "pci io",
239 +       .start  = RALINK_PCI_IO_MAP_BASE,
240 +       .end    = (u32) ((RALINK_PCI_IO_MAP_BASE + (unsigned char *)0x0ffff)),
241 +       .flags  = IORESOURCE_IO,
242 +};
243 +
244 +struct pci_controller mt7620_controller = {
245 +       .pci_ops        = &mt7620_pci_ops,
246 +       .mem_resource   = &mt7620_res_pci_mem1,
247 +       .mem_offset     = 0x00000000UL,
248 +       .io_resource    = &mt7620_res_pci_io1,
249 +       .io_offset      = 0x00000000UL,
250 +       .io_map_base    = 0xa0000000,
251 +};
252 +
253 +static int mt7620_pci_hw_init(struct platform_device *pdev) {
254 +       /* PCIE: bypass PCIe DLL */
255 +       pcie_phy(0x0, 0x80);
256 +       pcie_phy(0x1, 0x04);
257 +
258 +       /* PCIE: Elastic buffer control */
259 +       pcie_phy(0x68, 0xB4);
260 +
261 +       reset_control_assert(rstpcie0);
262 +
263 +       rt_sysc_m32(RALINK_PCIE0_CLK_EN, 0, RALINK_CLKCFG1);
264 +       rt_sysc_m32(BIT(19), BIT(31), PPLL_DRV);
265 +       rt_sysc_m32(0x3 << 16, 0, RALINK_GPIOMODE);
266 +
267 +       reset_control_deassert(rstpcie0);
268 +       rt_sysc_m32(0, RALINK_PCIE0_CLK_EN, RALINK_CLKCFG1);
269 +
270 +       mdelay(100);
271 +
272 +       if (!(rt_sysc_r32(PPLL_CFG1) & BIT(23))) {
273 +               dev_err(&pdev->dev, "MT7620 PPLL unlock\n");
274 +               reset_control_assert(rstpcie0);
275 +               rt_sysc_m32(RALINK_PCIE0_CLK_EN, 0, RALINK_CLKCFG1);
276 +               return -1;
277 +       }
278 +       rt_sysc_m32(BIT(18) | BIT(17), BIT(19) | BIT(31), PPLL_DRV);
279 +
280 +       mdelay(100);
281 +       reset_control_assert(rstpcie0);
282 +       rt_sysc_m32(0x30, 2 << 4, RALINK_SYSCFG1);
283 +
284 +       rt_sysc_m32(~0x7fffffff, 0x80000000, RALINK_PCIE_CLK_GEN);
285 +       rt_sysc_m32(~0x80ffffff, 0xa << 24, RALINK_PCIE_CLK_GEN1);
286 +
287 +       return 0;
288 +}
289 +
290 +static int mt7628_pci_hw_init(struct platform_device *pdev) {
291 +       u32 val = 0;
292 +
293 +       rt_sysc_m32(BIT(16), 0, RALINK_GPIOMODE);
294 +       reset_control_deassert(rstpcie0);
295 +       rt_sysc_m32(0, RALINK_PCIE0_CLK_EN, RALINK_CLKCFG1);
296 +       mdelay(100);
297 +
298 +       pcie_m32(~0xff, 0x5, RALINK_PCIEPHY_P0_CTL_OFFSET);
299 +
300 +       pci_config_read(NULL, 0, 0x70c, 4, &val);
301 +       val &= ~(0xff) << 8;
302 +       val |= 0x50 << 8;
303 +       pci_config_write(NULL, 0, 0x70c, 4, val);
304 +
305 +       pci_config_read(NULL, 0, 0x70c, 4, &val);
306 +       dev_err(&pdev->dev, "Port 0 N_FTS = %x\n", (unsigned int) val);
307 +
308 +       return 0;
309 +}
310 +
311 +static int mt7620_pci_probe(struct platform_device *pdev)
312 +{
313 +       struct resource *bridge_res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
314 +       struct resource *pcie_res = platform_get_resource(pdev, IORESOURCE_MEM, 1);
315 +       u32 val = 0;
316 +
317 +       rstpcie0 = devm_reset_control_get(&pdev->dev, "pcie0");
318 +       if (IS_ERR(rstpcie0))
319 +               return PTR_ERR(rstpcie0);
320 +
321 +       bridge_base = devm_request_and_ioremap(&pdev->dev, bridge_res);
322 +        if (!bridge_base)
323 +               return -ENOMEM;
324 +
325 +       pcie_base = devm_request_and_ioremap(&pdev->dev, pcie_res);
326 +        if (!pcie_base)
327 +               return -ENOMEM;
328 +
329 +       iomem_resource.start = 0;
330 +       iomem_resource.end = ~0;
331 +       ioport_resource.start = 0;
332 +       ioport_resource.end = ~0;
333 +
334 +       /* bring up the pci core */
335 +       switch (mt762x_soc) {
336 +       case MT762X_SOC_MT7620A:
337 +               if (mt7620_pci_hw_init(pdev))
338 +                       return -1;
339 +               break;
340 +
341 +       case MT762X_SOC_MT7628AN:
342 +               if (mt7628_pci_hw_init(pdev))
343 +                       return -1;
344 +               break;
345 +
346 +       default:
347 +               dev_err(&pdev->dev, "pcie is not supported on this hardware\n");
348 +               return -1;
349 +       }
350 +       mdelay(50);
351 +
352 +       /* enable write access */
353 +       pcie_m32(BIT(1), 0, RALINK_PCI_PCICFG_ADDR);
354 +       mdelay(100);
355 +
356 +       /* check if there is a card present */
357 +       if ((pcie_r32(RALINK_PCI0_STATUS) & 0x1) == 0) {
358 +               reset_control_assert(rstpcie0);
359 +               rt_sysc_m32(RALINK_PCIE0_CLK_EN, 0, RALINK_CLKCFG1);
360 +               if (mt762x_soc == MT762X_SOC_MT7620A)
361 +                       rt_sysc_m32(LC_CKDRVPD_, PDRV_SW_SET, PPLL_DRV);
362 +               dev_err(&pdev->dev, "PCIE0 no card, disable it(RST&CLK)\n");
363 +               return -1;
364 +       }
365 +
366 +       /* setup ranges */
367 +       bridge_w32(0xffffffff, RALINK_PCI_MEMBASE);
368 +       bridge_w32(RALINK_PCI_IO_MAP_BASE, RALINK_PCI_IOBASE);
369 +
370 +       pcie_w32(0x7FFF0001, RALINK_PCI0_BAR0SETUP_ADDR);
371 +       pcie_w32(MEMORY_BASE, RALINK_PCI0_IMBASEBAR0_ADDR);
372 +       pcie_w32(0x06040001, RALINK_PCI0_CLASS);
373 +
374 +       /* enable interrupts */
375 +       pcie_m32(0, BIT(20), RALINK_PCI_PCIMSK_ADDR);
376 +
377 +       /* voodoo from the SDK driver */
378 +       pci_config_read(NULL, 0, 4, 4, &val);
379 +       pci_config_write(NULL, 0, 4, 4, val | 0x7);
380 +
381 +       pci_load_of_ranges(&mt7620_controller, pdev->dev.of_node);
382 +       register_pci_controller(&mt7620_controller);
383 +
384 +       return 0;
385 +}
386 +
387 +int __init pcibios_map_irq(const struct pci_dev *dev, u8 slot, u8 pin)
388 +{
389 +       u16 cmd;
390 +       u32 val;
391 +       int irq = 0;
392 +
393 +       if ((dev->bus->number == 0) && (slot == 0)) {
394 +               pcie_w32(0x7FFF0001, RALINK_PCI0_BAR0SETUP_ADDR); //open 7FFF:2G; ENABLE
395 +               pci_config_write(dev->bus, 0, PCI_BASE_ADDRESS_0, 4, MEMORY_BASE);
396 +               pci_config_read(dev->bus, 0, PCI_BASE_ADDRESS_0, 4, &val);
397 +       } else if ((dev->bus->number == 1) && (slot == 0x0)) {
398 +               irq = RALINK_INT_PCIE0;
399 +       } else {
400 +               dev_err(&dev->dev, "no irq found - bus=0x%x, slot = 0x%x\n", dev->bus->number, slot);
401 +               return 0;
402 +       }
403 +
404 +       pci_write_config_byte(dev, PCI_CACHE_LINE_SIZE, 0x14);  //configure cache line size 0x14
405 +       pci_write_config_byte(dev, PCI_LATENCY_TIMER, 0xFF);  //configure latency timer 0x10
406 +       pci_read_config_word(dev, PCI_COMMAND, &cmd);
407 +
408 +       // FIXME
409 +       cmd = cmd | PCI_COMMAND_MASTER | PCI_COMMAND_IO | PCI_COMMAND_MEMORY;
410 +       pci_write_config_word(dev, PCI_COMMAND, cmd);
411 +       pci_write_config_byte(dev, PCI_INTERRUPT_LINE, dev->irq);
412 +       //pci_write_config_byte(dev, PCI_INTERRUPT_PIN, dev->irq);
413 +
414 +       return irq;
415 +}
416 +
417 +int pcibios_plat_dev_init(struct pci_dev *dev)
418 +{
419 +       return 0;
420 +}
421 +
422 +static const struct of_device_id mt7620_pci_ids[] = {
423 +       { .compatible = "mediatek,mt7620-pci" },
424 +       {},
425 +};
426 +MODULE_DEVICE_TABLE(of, mt7620_pci_ids);
427 +
428 +static struct platform_driver mt7620_pci_driver = {
429 +       .probe = mt7620_pci_probe,
430 +       .driver = {
431 +               .name = "mt7620-pci",
432 +               .owner = THIS_MODULE,
433 +               .of_match_table = of_match_ptr(mt7620_pci_ids),
434 +       },
435 +};
436 +
437 +static int __init mt7620_pci_init(void)
438 +{
439 +       return platform_driver_register(&mt7620_pci_driver);
440 +}
441 +
442 +arch_initcall(mt7620_pci_init);
443 Index: linux-3.14.18/arch/mips/ralink/Kconfig
444 ===================================================================
445 --- linux-3.14.18.orig/arch/mips/ralink/Kconfig 2014-11-07 11:21:04.465149498 +0100
446 +++ linux-3.14.18/arch/mips/ralink/Kconfig      2014-11-07 11:21:04.477149928 +0100
447 @@ -39,6 +39,7 @@
448                 bool "MT7620/8"
449                 select USB_ARCH_HAS_OHCI
450                 select USB_ARCH_HAS_EHCI
451 +               select HW_HAS_PCI
452  
453         config SOC_MT7621
454                 bool "MT7621"
455 Index: linux-3.14.18/arch/mips/include/asm/mach-ralink/mt7620.h
456 ===================================================================
457 --- linux-3.14.18.orig/arch/mips/include/asm/mach-ralink/mt7620.h       2014-11-07 11:21:04.453149067 +0100
458 +++ linux-3.14.18/arch/mips/include/asm/mach-ralink/mt7620.h    2014-11-07 11:21:04.477149928 +0100
459 @@ -19,6 +19,7 @@
460         MT762X_SOC_MT7620N,
461         MT762X_SOC_MT7628AN,
462  };
463 +extern enum mt762x_soc_type mt762x_soc;
464  
465  #define MT7620_SYSC_BASE               0x10000000
466