db037a583a03e1117be9c481e947f7766237366e
[openwrt.git] / target / linux / ramips / files / arch / mips / include / asm / mach-ralink / rt305x_regs.h
1 /*
2  *  Ralink RT305 SoC register definitions
3  *
4  *  Copyright (C) 2009 Gabor Juhos <juhosg@openwrt.org>
5  *
6  *  This program is free software; you can redistribute it and/or modify it
7  *  under the terms of the GNU General Public License version 2 as published
8  *  by the Free Software Foundation.
9  */
10
11 #ifndef _RT305X_REGS_H_
12 #define _RT305X_REGS_H_
13
14 #include <linux/bitops.h>
15
16 #define RT305X_SDRAM_BASE       0x00000000
17 #define RT305X_SYSC_BASE        0x10000000
18 #define RT305X_TIMER_BASE       0x10000100
19 #define RT305X_INTC_BASE        0x10000200
20 #define RT305X_MEMC_BASE        0x10000300
21 #define RT305X_PCM_BASE         0x10000400
22 #define RT305X_UART0_BASE       0x10000500
23 #define RT305X_PIO_BASE         0x10000600
24 #define RT305X_GDMA_BASE        0x10000700
25 #define RT305X_NANDC_BASE       0x10000800
26 #define RT305X_I2C_BASE         0x10000900
27 #define RT305X_I2S_BASE         0x10000a00
28 #define RT305X_SPI_BASE         0x10000b00
29 #define RT305X_UART1_BASE       0x10000c00
30 #define RT305X_FE_BASE          0x10100000
31 #define RT305X_SWITCH_BASE      0x10110000
32 #define RT305X_WMAC_BASE        0x10180000
33 #define RT305X_OTG_BASE         0x101c0000
34 #define RT305X_ROM_BASE         0x00400000
35 #define RT305X_FLASH1_BASE      0x1b000000
36 #define RT305X_FLASH0_BASE      0x1f000000
37
38 #define RT305X_SYSC_SIZE        0x100
39 #define RT305X_TIMER_SIZE       0x100
40 #define RT305X_INTC_SIZE        0x100
41 #define RT305X_MEMC_SIZE        0x100
42 #define RT305X_UART0_SIZE       0x100
43 #define RT305X_PIO_SIZE         0x100
44 #define RT305X_UART1_SIZE       0x100
45 #define RT305X_SPI_SIZE         0x100
46 #define RT305X_FLASH1_SIZE      (16 * 1024 * 1024)
47 #define RT305X_FLASH0_SIZE      (8 * 1024 * 1024)
48
49 #define RT3352_EHCI_BASE        0x101c0000
50 #define RT3352_EHCI_SIZE        0x1000
51 #define RT3352_OHCI_BASE        0x101c1000
52 #define RT3352_OHCI_SIZE        0x1000
53
54 /* SYSC registers */
55 #define SYSC_REG_CHIP_NAME0     0x000   /* Chip Name 0 */
56 #define SYSC_REG_CHIP_NAME1     0x004   /* Chip Name 1 */
57 #define SYSC_REG_CHIP_ID        0x00c   /* Chip Identification */
58 #define SYSC_REG_SYSTEM_CONFIG  0x010   /* System Configuration */
59 #define SYSC_REG_RESET_CTRL     0x034   /* Reset Control*/
60 #define SYSC_REG_RESET_STATUS   0x038   /* Reset Status*/
61 #define SYSC_REG_GPIO_MODE      0x060   /* GPIO Purpose Select */
62 #define SYSC_REG_IA_ADDRESS     0x310   /* Illegal Access Address */
63 #define SYSC_REG_IA_TYPE        0x314   /* Illegal Access Type */
64
65 #define RT3352_SYSC_REG_SYSCFG1         0x014
66 #define RT3352_SYSC_REG_CLKCFG1         0x030
67 #define RT3352_SYSC_REG_RSTCTRL         0x034
68 #define RT3352_SYSC_REG_USB_PS          0x05c
69
70 #define RT3052_CHIP_NAME0       0x30335452
71 #define RT3052_CHIP_NAME1       0x20203235
72
73 #define RT3350_CHIP_NAME0       0x33335452
74 #define RT3350_CHIP_NAME1       0x20203035
75
76 #define RT3352_CHIP_NAME0       0x33335452
77 #define RT3352_CHIP_NAME1       0x20203235
78
79 #define CHIP_ID_ID_MASK         0xff
80 #define CHIP_ID_ID_SHIFT        8
81 #define CHIP_ID_REV_MASK        0xff
82
83 #define RT305X_SYSCFG_CPUCLK_SHIFT      18
84 #define RT305X_SYSCFG_CPUCLK_MASK       0x1
85 #define RT305X_SYSCFG_CPUCLK_LOW        0x0
86 #define RT305X_SYSCFG_CPUCLK_HIGH       0x1
87 #define RT305X_SYSCFG_SRAM_CS0_MODE_SHIFT       2
88 #define RT305X_SYSCFG_SRAM_CS0_MODE_MASK        0x3
89 #define RT305X_SYSCFG_SRAM_CS0_MODE_NORMAL      0
90 #define RT305X_SYSCFG_SRAM_CS0_MODE_WDT         1
91 #define RT305X_SYSCFG_SRAM_CS0_MODE_BTCOEX      2
92
93 #define RT3352_SYSCFG0_CPUCLK_SHIFT     8
94 #define RT3352_SYSCFG0_CPUCLK_MASK      0x1
95 #define RT3352_SYSCFG0_CPUCLK_LOW       0x0
96 #define RT3352_SYSCFG0_CPUCLK_HIGH      0x1
97
98 #define RT3352_SYSCFG1_USB0_HOST_MODE   BIT(10)
99
100 #define RT3352_CLKCFG1_UPHY0_CLK_EN     BIT(18)
101 #define RT3352_CLKCFG1_UPHY1_CLK_EN     BIT(20)
102
103 #define RT305X_GPIO_MODE_I2C            BIT(0)
104 #define RT305X_GPIO_MODE_SPI            BIT(1)
105 #define RT305X_GPIO_MODE_UART0_SHIFT    2
106 #define RT305X_GPIO_MODE_UART0_MASK     0x7
107 #define RT305X_GPIO_MODE_UART0(x)       ((x) << RT305X_GPIO_MODE_UART0_SHIFT)
108 #define RT305X_GPIO_MODE_UARTF          0x0
109 #define RT305X_GPIO_MODE_PCM_UARTF      0x1
110 #define RT305X_GPIO_MODE_PCM_I2S        0x2
111 #define RT305X_GPIO_MODE_I2S_UARTF      0x3
112 #define RT305X_GPIO_MODE_PCM_GPIO       0x4
113 #define RT305X_GPIO_MODE_GPIO_UARTF     0x5
114 #define RT305X_GPIO_MODE_GPIO_I2S       0x6
115 #define RT305X_GPIO_MODE_GPIO           0x7
116 #define RT305X_GPIO_MODE_UART1          BIT(5)
117 #define RT305X_GPIO_MODE_JTAG           BIT(6)
118 #define RT305X_GPIO_MODE_MDIO           BIT(7)
119 #define RT305X_GPIO_MODE_SDRAM          BIT(8)
120 #define RT305X_GPIO_MODE_RGMII          BIT(9)
121
122 #define RT305X_RESET_SYSTEM     BIT(0)
123 #define RT305X_RESET_TIMER      BIT(8)
124 #define RT305X_RESET_INTC       BIT(9)
125 #define RT305X_RESET_MEMC       BIT(10)
126 #define RT305X_RESET_PCM        BIT(11)
127 #define RT305X_RESET_UART0      BIT(12)
128 #define RT305X_RESET_PIO        BIT(13)
129 #define RT305X_RESET_DMA        BIT(14)
130 #define RT305X_RESET_I2C        BIT(16)
131 #define RT305X_RESET_I2S        BIT(17)
132 #define RT305X_RESET_SPI        BIT(18)
133 #define RT305X_RESET_UART1      BIT(19)
134 #define RT305X_RESET_WNIC       BIT(20)
135 #define RT305X_RESET_FE         BIT(21)
136 #define RT305X_RESET_OTG        BIT(22)
137 #define RT305X_RESET_ESW        BIT(23)
138
139 #define RT3352_RSTCTRL_SYS      BIT(0)
140 #define RT3352_RSTCTRL_TIMER    BIT(8)
141 #define RT3352_RSTCTRL_INTC     BIT(9)
142 #define RT3352_RSTCTRL_MEMC     BIT(10)
143 #define RT3352_RSTCTRL_PCM      BIT(11)
144 #define RT3352_RSTCTRL_UART0    BIT(12)
145 #define RT3352_RSTCTRL_PIO      BIT(13)
146 #define RT3352_RSTCTRL_DMA      BIT(14)
147 #define RT3352_RSTCTRL_I2C      BIT(16)
148 #define RT3352_RSTCTRL_I2S      BIT(17)
149 #define RT3352_RSTCTRL_SPI      BIT(18)
150 #define RT3352_RSTCTRL_UART1    BIT(19)
151 #define RT3352_RSTCTRL_WNIC     BIT(20)
152 #define RT3352_RSTCTRL_FE       BIT(21)
153 #define RT3352_RSTCTRL_UHST     BIT(22)
154 #define RT3352_RSTCTRL_ESW      BIT(23)
155 #define RT3352_RSTCTRL_EPHY     BIT(24)
156 #define RT3352_RSTCTRL_UDEV     BIT(25)
157
158 #define RT305X_INTC_INT_SYSCTL  BIT(0)
159 #define RT305X_INTC_INT_TIMER0  BIT(1)
160 #define RT305X_INTC_INT_TIMER1  BIT(2)
161 #define RT305X_INTC_INT_IA      BIT(3)
162 #define RT305X_INTC_INT_PCM     BIT(4)
163 #define RT305X_INTC_INT_UART0   BIT(5)
164 #define RT305X_INTC_INT_PIO     BIT(6)
165 #define RT305X_INTC_INT_DMA     BIT(7)
166 #define RT305X_INTC_INT_NAND    BIT(8)
167 #define RT305X_INTC_INT_PERFC   BIT(9)
168 #define RT305X_INTC_INT_I2S     BIT(10)
169 #define RT305X_INTC_INT_UART1   BIT(12)
170 #define RT305X_INTC_INT_ESW     BIT(17)
171 #define RT305X_INTC_INT_OTG     BIT(18)
172 #define RT305X_INTC_INT_GLOBAL  BIT(31)
173
174 /* MEMC registers */
175 #define MEMC_REG_SDRAM_CFG0     0x00
176 #define MEMC_REG_SDRAM_CFG1     0x04
177 #define MEMC_REG_FLASH_CFG0     0x08
178 #define MEMC_REG_FLASH_CFG1     0x0c
179 #define MEMC_REG_IA_ADDR        0x10
180 #define MEMC_REG_IA_TYPE        0x14
181
182 #define FLASH_CFG_WIDTH_SHIFT   26
183 #define FLASH_CFG_WIDTH_MASK    0x3
184 #define FLASH_CFG_WIDTH_8BIT    0x0
185 #define FLASH_CFG_WIDTH_16BIT   0x1
186 #define FLASH_CFG_WIDTH_32BIT   0x2
187
188 /* UART registers */
189 #define UART_REG_RX     0
190 #define UART_REG_TX     1
191 #define UART_REG_IER    2
192 #define UART_REG_IIR    3
193 #define UART_REG_FCR    4
194 #define UART_REG_LCR    5
195 #define UART_REG_MCR    6
196 #define UART_REG_LSR    7
197
198 #endif /* _RT305X_REGS_H_ */