6b7ce12399d6ad77cf9ea8c0166c769575f01031
[15.05/openwrt.git] / target / linux / generic / files / crypto / ocf / kirkwood / cesa / mvCesaRegs.h
1 /*******************************************************************************\r
2 Copyright (C) Marvell International Ltd. and its affiliates\r
3 \r
4 This software file (the "File") is owned and distributed by Marvell \r
5 International Ltd. and/or its affiliates ("Marvell") under the following\r
6 alternative licensing terms.  Once you have made an election to distribute the\r
7 File under one of the following license alternatives, please (i) delete this\r
8 introductory statement regarding license alternatives, (ii) delete the two\r
9 license alternatives that you have not elected to use and (iii) preserve the\r
10 Marvell copyright notice above.\r
11 \r
12 ********************************************************************************\r
13 Marvell Commercial License Option\r
14 \r
15 If you received this File from Marvell and you have entered into a commercial\r
16 license agreement (a "Commercial License") with Marvell, the File is licensed\r
17 to you under the terms of the applicable Commercial License.\r
18 \r
19 ********************************************************************************\r
20 Marvell GPL License Option\r
21 \r
22 If you received this File from Marvell, you may opt to use, redistribute and/or \r
23 modify this File in accordance with the terms and conditions of the General \r
24 Public License Version 2, June 1991 (the "GPL License"), a copy of which is \r
25 available along with the File in the license.txt file or by writing to the Free \r
26 Software Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 or \r
27 on the worldwide web at http://www.gnu.org/licenses/gpl.txt. \r
28 \r
29 THE FILE IS DISTRIBUTED AS-IS, WITHOUT WARRANTY OF ANY KIND, AND THE IMPLIED \r
30 WARRANTIES OF MERCHANTABILITY OR FITNESS FOR A PARTICULAR PURPOSE ARE EXPRESSLY \r
31 DISCLAIMED.  The GPL License provides additional details about this warranty \r
32 disclaimer.\r
33 ********************************************************************************\r
34 Marvell BSD License Option\r
35 \r
36 If you received this File from Marvell, you may opt to use, redistribute and/or \r
37 modify this File under the following licensing terms. \r
38 Redistribution and use in source and binary forms, with or without modification, \r
39 are permitted provided that the following conditions are met:\r
40 \r
41     *   Redistributions of source code must retain the above copyright notice,\r
42             this list of conditions and the following disclaimer. \r
43 \r
44     *   Redistributions in binary form must reproduce the above copyright\r
45         notice, this list of conditions and the following disclaimer in the\r
46         documentation and/or other materials provided with the distribution. \r
47 \r
48     *   Neither the name of Marvell nor the names of its contributors may be \r
49         used to endorse or promote products derived from this software without \r
50         specific prior written permission. \r
51     \r
52 THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS" AND \r
53 ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED \r
54 WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE \r
55 DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR CONTRIBUTORS BE LIABLE FOR \r
56 ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES \r
57 (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; \r
58 LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON \r
59 ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT \r
60 (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS \r
61 SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.\r
62 \r
63 *******************************************************************************/\r
64 \r
65 #ifndef __mvCesaRegs_h__\r
66 #define __mvCesaRegs_h__\r
67 \r
68 #include "mvTypes.h"\r
69 \r
70 typedef struct\r
71 {\r
72     /* word 0 */\r
73     MV_U32  config;\r
74     /* word 1 */    \r
75     MV_U16  cryptoSrcOffset;\r
76     MV_U16  cryptoDstOffset;\r
77     /* word 2 */    \r
78     MV_U16  cryptoDataLen;\r
79     MV_U16  reserved1;\r
80     /* word 3 */\r
81     MV_U16  cryptoKeyOffset;\r
82     MV_U16  reserved2;\r
83     /* word 4 */\r
84     MV_U16  cryptoIvOffset;\r
85     MV_U16  cryptoIvBufOffset;\r
86     /* word 5 */\r
87     MV_U16  macSrcOffset;\r
88     MV_U16  macTotalLen;\r
89     /* word 6 */\r
90     MV_U16  macDigestOffset;\r
91     MV_U16  macDataLen;\r
92     /* word 7 */\r
93     MV_U16  macInnerIvOffset;\r
94     MV_U16  macOuterIvOffset;\r
95 \r
96 } MV_CESA_DESC;\r
97 \r
98 /* operation */\r
99 typedef enum \r
100 {\r
101     MV_CESA_MAC_ONLY         = 0,\r
102     MV_CESA_CRYPTO_ONLY      = 1,\r
103     MV_CESA_MAC_THEN_CRYPTO  = 2,\r
104     MV_CESA_CRYPTO_THEN_MAC  = 3,\r
105     \r
106     MV_CESA_MAX_OPERATION\r
107 \r
108 } MV_CESA_OPERATION;\r
109 \r
110 #define MV_CESA_OPERATION_OFFSET        0\r
111 #define MV_CESA_OPERATION_MASK          (0x3 << MV_CESA_OPERATION_OFFSET)\r
112 \r
113 /* mac algorithm */\r
114 typedef enum \r
115 {   \r
116     MV_CESA_MAC_NULL        = 0,\r
117     MV_CESA_MAC_MD5         = 4,\r
118     MV_CESA_MAC_SHA1        = 5,\r
119     MV_CESA_MAC_HMAC_MD5    = 6,\r
120     MV_CESA_MAC_HMAC_SHA1   = 7,\r
121 \r
122 } MV_CESA_MAC_MODE;\r
123 \r
124 #define MV_CESA_MAC_MODE_OFFSET         4\r
125 #define MV_CESA_MAC_MODE_MASK           (0x7 << MV_CESA_MAC_MODE_OFFSET)\r
126 \r
127 typedef enum\r
128 {\r
129     MV_CESA_MAC_DIGEST_FULL = 0,\r
130     MV_CESA_MAC_DIGEST_96B  = 1,\r
131 \r
132 } MV_CESA_MAC_DIGEST_SIZE;\r
133 \r
134 #define MV_CESA_MAC_DIGEST_SIZE_BIT     7\r
135 #define MV_CESA_MAC_DIGEST_SIZE_MASK    (1 << MV_CESA_MAC_DIGEST_SIZE_BIT)\r
136 \r
137 \r
138 typedef enum \r
139 {\r
140     MV_CESA_CRYPTO_NULL = 0,\r
141     MV_CESA_CRYPTO_DES  = 1,\r
142     MV_CESA_CRYPTO_3DES = 2,\r
143     MV_CESA_CRYPTO_AES  = 3,\r
144 \r
145 } MV_CESA_CRYPTO_ALG;\r
146 \r
147 #define MV_CESA_CRYPTO_ALG_OFFSET       8\r
148 #define MV_CESA_CRYPTO_ALG_MASK         (0x3 << MV_CESA_CRYPTO_ALG_OFFSET)\r
149 \r
150 \r
151 /* direction */\r
152 typedef enum \r
153 {\r
154     MV_CESA_DIR_ENCODE = 0,\r
155     MV_CESA_DIR_DECODE = 1,\r
156 \r
157 } MV_CESA_DIRECTION;\r
158 \r
159 #define MV_CESA_DIRECTION_BIT           12\r
160 #define MV_CESA_DIRECTION_MASK          (1 << MV_CESA_DIRECTION_BIT)\r
161 \r
162 /* crypto IV mode */\r
163 typedef enum \r
164 {\r
165     MV_CESA_CRYPTO_ECB = 0,\r
166     MV_CESA_CRYPTO_CBC = 1,\r
167 \r
168     /* NO HW Support */\r
169     MV_CESA_CRYPTO_CTR = 10,\r
170 \r
171 } MV_CESA_CRYPTO_MODE;\r
172 \r
173 #define MV_CESA_CRYPTO_MODE_BIT         16\r
174 #define MV_CESA_CRYPTO_MODE_MASK        (1 << MV_CESA_CRYPTO_MODE_BIT)         \r
175 \r
176 /* 3DES mode */\r
177 typedef enum \r
178 {\r
179     MV_CESA_CRYPTO_3DES_EEE = 0,\r
180     MV_CESA_CRYPTO_3DES_EDE = 1,\r
181 \r
182 } MV_CESA_CRYPTO_3DES_MODE;\r
183 \r
184 #define MV_CESA_CRYPTO_3DES_MODE_BIT    20\r
185 #define MV_CESA_CRYPTO_3DES_MODE_MASK   (1 << MV_CESA_CRYPTO_3DES_MODE_BIT)\r
186 \r
187 \r
188 /* AES Key Length */\r
189 typedef enum \r
190 {\r
191     MV_CESA_CRYPTO_AES_KEY_128 = 0,\r
192     MV_CESA_CRYPTO_AES_KEY_192 = 1,\r
193     MV_CESA_CRYPTO_AES_KEY_256 = 2,\r
194 \r
195 } MV_CESA_CRYPTO_AES_KEY_LEN;\r
196 \r
197 #define MV_CESA_CRYPTO_AES_KEY_LEN_OFFSET   24\r
198 #define MV_CESA_CRYPTO_AES_KEY_LEN_MASK     (0x3 << MV_CESA_CRYPTO_AES_KEY_LEN_OFFSET)\r
199 \r
200 /* Fragmentation mode */\r
201 typedef enum \r
202 {\r
203     MV_CESA_FRAG_NONE   = 0,\r
204     MV_CESA_FRAG_FIRST  = 1,\r
205     MV_CESA_FRAG_LAST   = 2,\r
206     MV_CESA_FRAG_MIDDLE = 3,\r
207 \r
208 } MV_CESA_FRAG_MODE;\r
209 \r
210 #define MV_CESA_FRAG_MODE_OFFSET            30\r
211 #define MV_CESA_FRAG_MODE_MASK              (0x3 << MV_CESA_FRAG_MODE_OFFSET)\r
212 /*---------------------------------------------------------------------------*/\r
213 \r
214 /********** Security Accelerator Command Register **************/\r
215 #define MV_CESA_CMD_REG                     (MV_CESA_REG_BASE + 0xE00)\r
216 \r
217 #define MV_CESA_CMD_CHAN_ENABLE_BIT         0  \r
218 #define MV_CESA_CMD_CHAN_ENABLE_MASK        (1 << MV_CESA_CMD_CHAN_ENABLE_BIT)\r
219 \r
220 #define MV_CESA_CMD_CHAN_DISABLE_BIT        2  \r
221 #define MV_CESA_CMD_CHAN_DISABLE_MASK       (1 << MV_CESA_CMD_CHAN_DISABLE_BIT)  \r
222 \r
223 /********** Security Accelerator Descriptor Pointers Register **********/\r
224 #define MV_CESA_CHAN_DESC_OFFSET_REG        (MV_CESA_REG_BASE + 0xE04)\r
225 \r
226 /********** Security Accelerator Configuration Register **********/\r
227 #define MV_CESA_CFG_REG                     (MV_CESA_REG_BASE + 0xE08)\r
228 \r
229 #define MV_CESA_CFG_STOP_DIGEST_ERR_BIT     0\r
230 #define MV_CESA_CFG_STOP_DIGEST_ERR_MASK    (1 << MV_CESA_CFG_STOP_DIGEST_ERR_BIT)\r
231 \r
232 #define MV_CESA_CFG_WAIT_DMA_BIT            7\r
233 #define MV_CESA_CFG_WAIT_DMA_MASK           (1 << MV_CESA_CFG_WAIT_DMA_BIT)\r
234           \r
235 #define MV_CESA_CFG_ACT_DMA_BIT             9\r
236 #define MV_CESA_CFG_ACT_DMA_MASK            (1 << MV_CESA_CFG_ACT_DMA_BIT)\r
237 \r
238 #define MV_CESA_CFG_CHAIN_MODE_BIT          11\r
239 #define MV_CESA_CFG_CHAIN_MODE_MASK         (1 << MV_CESA_CFG_CHAIN_MODE_BIT)\r
240 \r
241 /********** Security Accelerator Status Register ***********/\r
242 #define MV_CESA_STATUS_REG                  (MV_CESA_REG_BASE + 0xE0C)\r
243 \r
244 #define MV_CESA_STATUS_ACTIVE_BIT           0\r
245 #define MV_CESA_STATUS_ACTIVE_MASK          (1 << MV_CESA_STATUS_ACTIVE_BIT)\r
246 \r
247 #define MV_CESA_STATUS_DIGEST_ERR_BIT       8\r
248 #define MV_CESA_STATUS_DIGEST_ERR_MASK      (1 << MV_CESA_STATUS_DIGEST_ERR_BIT)\r
249 \r
250 \r
251 /* Cryptographic Engines and Security Accelerator Interrupt Cause Register */\r
252 #define MV_CESA_ISR_CAUSE_REG               (MV_CESA_REG_BASE + 0xE20)\r
253 \r
254 /* Cryptographic Engines and Security Accelerator Interrupt Mask Register */\r
255 #define MV_CESA_ISR_MASK_REG                (MV_CESA_REG_BASE + 0xE24)\r
256 \r
257 #define MV_CESA_CAUSE_AUTH_MASK             (1 << 0)\r
258 #define MV_CESA_CAUSE_DES_MASK              (1 << 1)\r
259 #define MV_CESA_CAUSE_AES_ENCR_MASK         (1 << 2)\r
260 #define MV_CESA_CAUSE_AES_DECR_MASK         (1 << 3)\r
261 #define MV_CESA_CAUSE_DES_ALL_MASK          (1 << 4)\r
262 \r
263 #define MV_CESA_CAUSE_ACC_BIT               5\r
264 #define MV_CESA_CAUSE_ACC_MASK              (1 << MV_CESA_CAUSE_ACC_BIT)\r
265 \r
266 #define MV_CESA_CAUSE_ACC_DMA_BIT           7\r
267 #define MV_CESA_CAUSE_ACC_DMA_MASK          (1 << MV_CESA_CAUSE_ACC_DMA_BIT)\r
268 #define MV_CESA_CAUSE_ACC_DMA_ALL_MASK      (3 << MV_CESA_CAUSE_ACC_DMA_BIT)\r
269 \r
270 #define MV_CESA_CAUSE_DMA_COMPL_BIT         9\r
271 #define MV_CESA_CAUSE_DMA_COMPL_MASK        (1 << MV_CESA_CAUSE_DMA_COMPL_BIT)\r
272 \r
273 #define MV_CESA_CAUSE_DMA_OWN_ERR_BIT       10\r
274 #define MV_CESA_CAUSE_DMA_OWN_ERR_MASK      (1 < MV_CESA_CAUSE_DMA_OWN_ERR_BIT)\r
275 \r
276 #define MV_CESA_CAUSE_DMA_CHAIN_PKT_BIT     11\r
277 #define MV_CESA_CAUSE_DMA_CHAIN_PKT_MASK    (1 < MV_CESA_CAUSE_DMA_CHAIN_PKT_BIT)\r
278 \r
279 \r
280 #define MV_CESA_AUTH_DATA_IN_REG            (MV_CESA_REG_BASE + 0xd38)\r
281 #define MV_CESA_AUTH_BIT_COUNT_LOW_REG      (MV_CESA_REG_BASE + 0xd20)\r
282 #define MV_CESA_AUTH_BIT_COUNT_HIGH_REG     (MV_CESA_REG_BASE + 0xd24)\r
283 \r
284 #define MV_CESA_AUTH_INIT_VAL_DIGEST_REG(i) (MV_CESA_REG_BASE + 0xd00 + (i<<2))\r
285 \r
286 #define MV_CESA_AUTH_INIT_VAL_DIGEST_A_REG  (MV_CESA_REG_BASE + 0xd00)\r
287 #define MV_CESA_AUTH_INIT_VAL_DIGEST_B_REG  (MV_CESA_REG_BASE + 0xd04)\r
288 #define MV_CESA_AUTH_INIT_VAL_DIGEST_C_REG  (MV_CESA_REG_BASE + 0xd08)\r
289 #define MV_CESA_AUTH_INIT_VAL_DIGEST_D_REG  (MV_CESA_REG_BASE + 0xd0c)\r
290 #define MV_CESA_AUTH_INIT_VAL_DIGEST_E_REG  (MV_CESA_REG_BASE + 0xd10)\r
291 #define MV_CESA_AUTH_COMMAND_REG            (MV_CESA_REG_BASE + 0xd18)\r
292 \r
293 #define MV_CESA_AUTH_ALGORITHM_BIT          0\r
294 #define MV_CESA_AUTH_ALGORITHM_MD5          (0<<AUTH_ALGORITHM_BIT)\r
295 #define MV_CESA_AUTH_ALGORITHM_SHA1         (1<<AUTH_ALGORITHM_BIT)\r
296 \r
297 #define MV_CESA_AUTH_IV_MODE_BIT            1\r
298 #define MV_CESA_AUTH_IV_MODE_INIT           (0<<AUTH_IV_MODE_BIT)\r
299 #define MV_CESA_AUTH_IV_MODE_CONTINUE       (1<<AUTH_IV_MODE_BIT)\r
300 \r
301 #define MV_CESA_AUTH_DATA_BYTE_SWAP_BIT     2\r
302 #define MV_CESA_AUTH_DATA_BYTE_SWAP_MASK    (1<<AUTH_DATA_BYTE_SWAP_BIT)\r
303 \r
304 \r
305 #define MV_CESA_AUTH_IV_BYTE_SWAP_BIT       4\r
306 #define MV_CESA_AUTH_IV_BYTE_SWAP_MASK      (1<<AUTH_IV_BYTE_SWAP_BIT)\r
307 \r
308 #define MV_CESA_AUTH_TERMINATION_BIT        31\r
309 #define MV_CESA_AUTH_TERMINATION_MASK       (1<<AUTH_TERMINATION_BIT)\r
310 \r
311 \r
312 /*************** TDMA Control Register ************************************************/\r
313 #define MV_CESA_TDMA_CTRL_REG               (MV_CESA_TDMA_REG_BASE + 0x840)\r
314 \r
315 #define MV_CESA_TDMA_BURST_32B              3   \r
316 #define MV_CESA_TDMA_BURST_128B             4   \r
317 \r
318 #define MV_CESA_TDMA_DST_BURST_OFFSET       0\r
319 #define MV_CESA_TDMA_DST_BURST_ALL_MASK     (0x7<<MV_CESA_TDMA_DST_BURST_OFFSET)\r
320 #define MV_CESA_TDMA_DST_BURST_MASK(burst)  ((burst)<<MV_CESA_TDMA_DST_BURST_OFFSET)\r
321 \r
322 #define MV_CESA_TDMA_OUTSTAND_READ_EN_BIT   4\r
323 #define MV_CESA_TDMA_OUTSTAND_READ_EN_MASK  (1<<MV_CESA_TDMA_OUTSTAND_READ_EN_BIT)\r
324 \r
325 #define MV_CESA_TDMA_SRC_BURST_OFFSET       6\r
326 #define MV_CESA_TDMA_SRC_BURST_ALL_MASK     (0x7<<MV_CESA_TDMA_SRC_BURST_OFFSET)\r
327 #define MV_CESA_TDMA_SRC_BURST_MASK(burst)  ((burst)<<MV_CESA_TDMA_SRC_BURST_OFFSET)\r
328 \r
329 #define MV_CESA_TDMA_CHAIN_MODE_BIT         9\r
330 #define MV_CESA_TDMA_NON_CHAIN_MODE_MASK    (1<<MV_CESA_TDMA_CHAIN_MODE_BIT)\r
331 \r
332 #define MV_CESA_TDMA_BYTE_SWAP_BIT          11\r
333 #define MV_CESA_TDMA_BYTE_SWAP_MASK         (0 << MV_CESA_TDMA_BYTE_SWAP_BIT)\r
334 #define MV_CESA_TDMA_NO_BYTE_SWAP_MASK      (1 << MV_CESA_TDMA_BYTE_SWAP_BIT)                   \r
335 \r
336 #define MV_CESA_TDMA_ENABLE_BIT             12\r
337 #define MV_CESA_TDMA_ENABLE_MASK            (1<<MV_CESA_TDMA_ENABLE_BIT)\r
338                             \r
339 #define MV_CESA_TDMA_FETCH_NEXT_DESC_BIT    13  \r
340 #define MV_CESA_TDMA_FETCH_NEXT_DESC_MASK   (1<<MV_CESA_TDMA_FETCH_NEXT_DESC_BIT)       \r
341 \r
342 #define MV_CESA_TDMA_CHAN_ACTIVE_BIT        14    \r
343 #define MV_CESA_TDMA_CHAN_ACTIVE_MASK       (1<<MV_CESA_TDMA_CHAN_ACTIVE_BIT)\r
344 /*------------------------------------------------------------------------------------*/\r
345 \r
346 #define MV_CESA_TDMA_BYTE_COUNT_REG         (MV_CESA_TDMA_REG_BASE + 0x800)\r
347 #define MV_CESA_TDMA_SRC_ADDR_REG           (MV_CESA_TDMA_REG_BASE + 0x810)\r
348 #define MV_CESA_TDMA_DST_ADDR_REG           (MV_CESA_TDMA_REG_BASE + 0x820)\r
349 #define MV_CESA_TDMA_NEXT_DESC_PTR_REG      (MV_CESA_TDMA_REG_BASE + 0x830)\r
350 #define MV_CESA_TDMA_CURR_DESC_PTR_REG      (MV_CESA_TDMA_REG_BASE + 0x870)\r
351 \r
352 #define MV_CESA_TDMA_ERROR_CAUSE_REG        (MV_CESA_TDMA_REG_BASE + 0x8C0)\r
353 #define MV_CESA_TDMA_ERROR_MASK_REG         (MV_CESA_TDMA_REG_BASE + 0x8C4)\r
354 \r
355 \r
356 #endif /* __mvCesaRegs_h__ */ \r
357 \r