accd61ac3ec8e731600bfb9a946f5c7a141e41c9
[15.05/openwrt.git] / target / linux / adm5120 / files / include / asm-mips / mach-adm5120 / adm5120_mpmc.h
1 /*
2  *  $Id$
3  *
4  *  ADM5120 MPMC (Multiport Memory Controller) register definitions
5  *
6  *  Copyright (C) 2007 OpenWrt.org
7  *  Copyright (C) 2007 Gabor Juhos <juhosg at openwrt.org>
8  *
9  *  This program is free software; you can redistribute it and/or modify it
10  *  under the terms of the GNU General Public License version 2 as published
11  *  by the Free Software Foundation.
12  *
13  */
14
15 #ifndef _ADM5120_MPMC_H_
16 #define _ADM5120_MPMC_H_
17
18 #define MPMC_READ_REG(r)        __raw_readl( \
19         (void __iomem *)KSEG1ADDR(ADM5120_MPMC_BASE) + MPMC_REG_ ## r)
20 #define MPMC_WRITE_REG(r, v)    __raw_writel((v), \
21         (void __iomem *)KSEG1ADDR(ADM5120_MPMC_BASE) + MPMC_REG_ ## r)
22
23 #define MPMC_REG_CTRL   0x0000
24 #define MPMC_REG_STATUS 0x0004
25 #define MPMC_REG_CONF   0x0008
26 #define MPMC_REG_DC     0x0020
27 #define MPMC_REG_DR     0x0024
28 #define MPMC_REG_DRP    0x0030
29
30 #define MPMC_REG_DC0    0x0100
31 #define MPMC_REG_DRC0   0x0104
32 #define MPMC_REG_DC1    0x0120
33 #define MPMC_REG_DRC1   0x0124
34 #define MPMC_REG_DC2    0x0140
35 #define MPMC_REG_DRC2   0x0144
36 #define MPMC_REG_DC3    0x0160
37 #define MPMC_REG_DRC3   0x0164
38 #define MPMC_REG_SC0    0x0200  /* for F_CS1_N */
39 #define MPMC_REG_SC1    0x0220  /* for F_CS0_N */
40 #define MPMC_REG_SC2    0x0240
41 #define MPMC_REG_WEN2   0x0244
42 #define MPMC_REG_OEN2   0x0248
43 #define MPMC_REG_RD2    0x024C
44 #define MPMC_REG_PG2    0x0250
45 #define MPMC_REG_WR2    0x0254
46 #define MPMC_REG_TN2    0x0258
47 #define MPMC_REG_SC3    0x0260
48
49 /* Control register bits */
50 #define MPMC_CTRL_AM            ( 1 << 1 )      /* Address Mirror */
51 #define MPMC_CTRL_LPM           ( 1 << 2 )      /* Low Power Mode */
52 #define MPMC_CTRL_DWB           ( 1 << 3 )      /* Drain Write Buffers */
53
54 /* Status register bits */
55 #define MPMC_STATUS_BUSY        ( 1 << 0 )      /* Busy */
56 #define MPMC_STATUS_WBS         ( 1 << 1 )      /* Write Buffer Status */
57 #define MPMC_STATUS_SRA         ( 1 << 2 )      /* Self-Refresh Acknowledge*/
58
59 /* Dynamic Control register bits */
60 #define MPMC_DC_CE              ( 1 << 0 )
61 #define MPMC_DC_DMC             ( 1 << 1 )
62 #define MPMC_DC_SRR             ( 1 << 2 )
63 #define MPMC_DC_SI_SHIFT        7
64 #define MPMC_DC_SI_MASK         ( 3 << 7 )
65 #define MPMC_DC_SI_NORMAL       ( 0 << 7 )
66 #define MPMC_DC_SI_MODE         ( 1 << 7 )
67 #define MPMC_DC_SI_PALL         ( 2 << 7 )
68 #define MPMC_DC_SI_NOP          ( 3 << 7 )
69
70 #define SRAM_REG_CONF   0x00
71 #define SRAM_REG_WWE    0x04
72 #define SRAM_REG_WOE    0x08
73 #define SRAM_REG_WRD    0x0C
74 #define SRAM_REG_WPG    0x10
75 #define SRAM_REG_WWR    0x14
76 #define SRAM_REG_WTR    0x18
77
78 /* Dynamic Configuration register bits */
79 #define DC_BE           (1 << 19) /* buffer enable */
80 #define DC_RW_SHIFT     28      /* shift for number of rows */
81 #define DC_RW_MASK      0x03
82 #define DC_NB_SHIFT     26      /* shift for number of banks */
83 #define DC_NB_MASK      0x01
84 #define DC_CW_SHIFT     22      /* shift for number of columns */
85 #define DC_CW_MASK      0x07
86 #define DC_DW_SHIFT     7       /* shift for device width */
87 #define DC_DW_MASK      0x03
88
89 /* Static Configuration register bits */
90 #define SC_MW_MASK      0x03    /* memory width mask */
91 #define SC_MW_8         0x00    /* 8 bit memory width */
92 #define SC_MW_16        0x01    /* 16 bit memory width */
93 #define SC_MW_32        0x02    /* 32 bit memory width */
94
95 #endif /* _ADM5120_MPMC_H_ */