CC: kernel: update kernel 3.18 to version 3.18.36
[15.05/openwrt.git] / target / linux / ramips / patches-3.18 / 0061-SPI-ralink-add-mt7621-SoC-spi-driver.patch
1 --- a/drivers/spi/Kconfig
2 +++ b/drivers/spi/Kconfig
3 @@ -439,6 +439,12 @@ config SPI_RT2880
4         help
5           This selects a driver for the Ralink RT288x/RT305x SPI Controller.
6  
7 +config SPI_MT7621
8 +       tristate "MediaTek MT7621 SPI Controller"
9 +       depends on RALINK
10 +       help
11 +         This selects a driver for the MediaTek MT7621 SPI Controller.
12 +
13  config SPI_S3C24XX
14         tristate "Samsung S3C24XX series SPI"
15         depends on ARCH_S3C24XX
16 --- a/drivers/spi/Makefile
17 +++ b/drivers/spi/Makefile
18 @@ -46,6 +46,7 @@ obj-$(CONFIG_SPI_LM70_LLP)            += spi-lm70l
19  obj-$(CONFIG_SPI_MPC512x_PSC)          += spi-mpc512x-psc.o
20  obj-$(CONFIG_SPI_MPC52xx_PSC)          += spi-mpc52xx-psc.o
21  obj-$(CONFIG_SPI_MPC52xx)              += spi-mpc52xx.o
22 +obj-$(CONFIG_SPI_MT7621)               += spi-mt7621.o
23  obj-$(CONFIG_SPI_MXS)                  += spi-mxs.o
24  obj-$(CONFIG_SPI_NUC900)               += spi-nuc900.o
25  obj-$(CONFIG_SPI_OC_TINY)              += spi-oc-tiny.o
26 --- /dev/null
27 +++ b/drivers/spi/spi-mt7621.c
28 @@ -0,0 +1,391 @@
29 +/*
30 + * spi-mt7621.c -- MediaTek MT7621 SPI controller driver
31 + *
32 + * Copyright (C) 2011 Sergiy <piratfm@gmail.com>
33 + * Copyright (C) 2011-2013 Gabor Juhos <juhosg@openwrt.org>
34 + * Copyright (C) 2014-2015 Felix Fietkau <nbd@openwrt.org>
35 + *
36 + * Some parts are based on spi-orion.c:
37 + *   Author: Shadi Ammouri <shadi@marvell.com>
38 + *   Copyright (C) 2007-2008 Marvell Ltd.
39 + *
40 + * This program is free software; you can redistribute it and/or modify
41 + * it under the terms of the GNU General Public License version 2 as
42 + * published by the Free Software Foundation.
43 + */
44 +
45 +#include <linux/init.h>
46 +#include <linux/module.h>
47 +#include <linux/clk.h>
48 +#include <linux/err.h>
49 +#include <linux/delay.h>
50 +#include <linux/io.h>
51 +#include <linux/reset.h>
52 +#include <linux/spi/spi.h>
53 +#include <linux/of_device.h>
54 +#include <linux/platform_device.h>
55 +#include <linux/swab.h>
56 +
57 +#include <ralink_regs.h>
58 +
59 +#define SPI_BPW_MASK(bits) BIT((bits) - 1)
60 +
61 +#define DRIVER_NAME                    "spi-mt7621"
62 +/* in usec */
63 +#define RALINK_SPI_WAIT_MAX_LOOP       2000
64 +
65 +/* SPISTAT register bit field */
66 +#define SPISTAT_BUSY                   BIT(0)
67 +
68 +#define MT7621_SPI_TRANS       0x00
69 +#define SPITRANS_BUSY          BIT(16)
70 +
71 +#define MT7621_SPI_OPCODE      0x04
72 +#define MT7621_SPI_DATA0       0x08
73 +#define MT7621_SPI_DATA4       0x18
74 +#define SPI_CTL_TX_RX_CNT_MASK 0xff
75 +#define SPI_CTL_START          BIT(8)
76 +
77 +#define MT7621_SPI_POLAR       0x38
78 +#define MT7621_SPI_MASTER      0x28
79 +#define MT7621_SPI_MOREBUF     0x2c
80 +#define MT7621_SPI_SPACE       0x3c
81 +
82 +#define MT7621_CPHA            BIT(5)
83 +#define MT7621_CPOL            BIT(4)
84 +#define MT7621_LSB_FIRST       BIT(3)
85 +
86 +#define RT2880_SPI_MODE_BITS   (SPI_CPOL | SPI_CPHA | SPI_LSB_FIRST | SPI_CS_HIGH)
87 +
88 +struct mt7621_spi;
89 +
90 +struct mt7621_spi {
91 +       struct spi_master       *master;
92 +       void __iomem            *base;
93 +       unsigned int            sys_freq;
94 +       unsigned int            speed;
95 +       struct clk              *clk;
96 +       spinlock_t              lock;
97 +
98 +       struct mt7621_spi_ops   *ops;
99 +};
100 +
101 +static inline struct mt7621_spi *spidev_to_mt7621_spi(struct spi_device *spi)
102 +{
103 +       return spi_master_get_devdata(spi->master);
104 +}
105 +
106 +static inline u32 mt7621_spi_read(struct mt7621_spi *rs, u32 reg)
107 +{
108 +       return ioread32(rs->base + reg);
109 +}
110 +
111 +static inline void mt7621_spi_write(struct mt7621_spi *rs, u32 reg, u32 val)
112 +{
113 +       iowrite32(val, rs->base + reg);
114 +}
115 +
116 +static void mt7621_spi_reset(struct mt7621_spi *rs)
117 +{
118 +       u32 master = mt7621_spi_read(rs, MT7621_SPI_MASTER);
119 +
120 +       master |= 7 << 29;
121 +       master |= 1 << 2;
122 +       master &= ~(1 << 10);
123 +
124 +       mt7621_spi_write(rs, MT7621_SPI_MASTER, master);
125 +}
126 +
127 +static void mt7621_spi_set_cs(struct spi_device *spi, int enable)
128 +{
129 +       struct mt7621_spi *rs = spidev_to_mt7621_spi(spi);
130 +       int cs = spi->chip_select;
131 +       u32 polar = 0;
132 +
133 +        mt7621_spi_reset(rs);
134 +       if (enable)
135 +               polar = BIT(cs);
136 +       mt7621_spi_write(rs, MT7621_SPI_POLAR, polar);
137 +}
138 +
139 +static int mt7621_spi_prepare(struct spi_device *spi, unsigned int speed)
140 +{
141 +       struct mt7621_spi *rs = spidev_to_mt7621_spi(spi);
142 +       u32 rate;
143 +       u32 reg;
144 +
145 +       dev_dbg(&spi->dev, "speed:%u\n", speed);
146 +
147 +       rate = DIV_ROUND_UP(rs->sys_freq, speed);
148 +       dev_dbg(&spi->dev, "rate-1:%u\n", rate);
149 +
150 +       if (rate > 4097)
151 +               return -EINVAL;
152 +
153 +       if (rate < 2)
154 +               rate = 2;
155 +
156 +       reg = mt7621_spi_read(rs, MT7621_SPI_MASTER);
157 +       reg &= ~(0xfff << 16);
158 +       reg |= (rate - 2) << 16;
159 +       rs->speed = speed;
160 +
161 +       reg &= ~MT7621_LSB_FIRST;
162 +       if (spi->mode & SPI_LSB_FIRST)
163 +               reg |= MT7621_LSB_FIRST;
164 +
165 +       reg &= ~(MT7621_CPHA | MT7621_CPOL);
166 +       switch(spi->mode & (SPI_CPOL | SPI_CPHA)) {
167 +               case SPI_MODE_0:
168 +                       break;
169 +               case SPI_MODE_1:
170 +                       reg |= MT7621_CPHA;
171 +                       break;
172 +               case SPI_MODE_2:
173 +                       reg |= MT7621_CPOL;
174 +                       break;
175 +               case SPI_MODE_3:
176 +                       reg |= MT7621_CPOL | MT7621_CPHA;
177 +                       break;
178 +       }
179 +       mt7621_spi_write(rs, MT7621_SPI_MASTER, reg);
180 +
181 +       return 0;
182 +}
183 +
184 +static inline int mt7621_spi_wait_till_ready(struct spi_device *spi)
185 +{
186 +       struct mt7621_spi *rs = spidev_to_mt7621_spi(spi);
187 +       int i;
188 +
189 +       for (i = 0; i < RALINK_SPI_WAIT_MAX_LOOP; i++) {
190 +               u32 status;
191 +
192 +               status = mt7621_spi_read(rs, MT7621_SPI_TRANS);
193 +               if ((status & SPITRANS_BUSY) == 0) {
194 +                       return 0;
195 +               }
196 +               cpu_relax();
197 +               udelay(1);
198 +       }
199 +
200 +       return -ETIMEDOUT;
201 +}
202 +
203 +static int mt7621_spi_transfer_half_duplex(struct spi_master *master,
204 +                                          struct spi_message *m)
205 +{
206 +       struct mt7621_spi *rs = spi_master_get_devdata(master);
207 +       struct spi_device *spi = m->spi;
208 +       unsigned int speed = spi->max_speed_hz;
209 +       struct spi_transfer *t = NULL;
210 +       int status = 0;
211 +       int i, len = 0;
212 +       int rx_len = 0;
213 +       u32 data[9] = { 0 };
214 +       u32 val;
215 +
216 +       mt7621_spi_wait_till_ready(spi);
217 +
218 +       list_for_each_entry(t, &m->transfers, transfer_list) {
219 +               const u8 *buf = t->tx_buf;
220 +               int rlen = t->len;
221 +
222 +               if (t->rx_buf)
223 +                       rx_len += rlen;
224 +
225 +               if (!buf)
226 +                       continue;
227 +
228 +               if (WARN_ON(len + rlen > 36)) {
229 +                       status = -EIO;
230 +                       goto msg_done;
231 +               }
232 +
233 +               for (i = 0; i < rlen; i++, len++)
234 +                       data[len / 4] |= buf[i] << (8 * (len & 3));
235 +       }
236 +
237 +       if (WARN_ON(rx_len > 32)) {
238 +               status = -EIO;
239 +               goto msg_done;
240 +       }
241 +
242 +       if (mt7621_spi_prepare(spi, speed)) {
243 +               status = -EIO;
244 +               goto msg_done;
245 +       }
246 +       data[0] = swab32(data[0]);
247 +       if (len < 4)
248 +               data[0] >>= (4 - len) * 8;
249 +
250 +       for (i = 0; i < len; i += 4)
251 +               mt7621_spi_write(rs, MT7621_SPI_OPCODE + i, data[i / 4]);
252 +
253 +       val = (min_t(int, len, 4) * 8) << 24;
254 +       if (len > 4)
255 +               val |= (len - 4) * 8;
256 +       val |= (rx_len * 8) << 12;
257 +       mt7621_spi_write(rs, MT7621_SPI_MOREBUF, val);
258 +
259 +       mt7621_spi_set_cs(spi, 1);
260 +
261 +       val = mt7621_spi_read(rs, MT7621_SPI_TRANS);
262 +       val |= SPI_CTL_START;
263 +       mt7621_spi_write(rs, MT7621_SPI_TRANS, val);
264 +
265 +       mt7621_spi_wait_till_ready(spi);
266 +
267 +       mt7621_spi_set_cs(spi, 0);
268 +
269 +       for (i = 0; i < rx_len; i += 4)
270 +               data[i / 4] = mt7621_spi_read(rs, MT7621_SPI_DATA0 + i);
271 +
272 +       m->actual_length = len + rx_len;
273 +
274 +       len = 0;
275 +       list_for_each_entry(t, &m->transfers, transfer_list) {
276 +               u8 *buf = t->rx_buf;
277 +
278 +               if (!buf)
279 +                       continue;
280 +
281 +               for (i = 0; i < t->len; i++, len++)
282 +                       buf[i] = data[len / 4] >> (8 * (len & 3));
283 +       }
284 +
285 +msg_done:
286 +       m->status = status;
287 +       spi_finalize_current_message(master);
288 +
289 +       return 0;
290 +}
291 +
292 +static int mt7621_spi_transfer_one_message(struct spi_master *master,
293 +                                          struct spi_message *m)
294 +{
295 +       struct spi_device *spi = m->spi;
296 +       int cs = spi->chip_select;
297 +
298 +       return mt7621_spi_transfer_half_duplex(master, m);
299 +}
300 +
301 +static int mt7621_spi_setup(struct spi_device *spi)
302 +{
303 +       struct mt7621_spi *rs = spidev_to_mt7621_spi(spi);
304 +
305 +       if ((spi->max_speed_hz == 0) ||
306 +               (spi->max_speed_hz > (rs->sys_freq / 2)))
307 +               spi->max_speed_hz = (rs->sys_freq / 2);
308 +
309 +       if (spi->max_speed_hz < (rs->sys_freq / 4097)) {
310 +               dev_err(&spi->dev, "setup: requested speed is too low %d Hz\n",
311 +                       spi->max_speed_hz);
312 +               return -EINVAL;
313 +       }
314 +
315 +       return 0;
316 +}
317 +
318 +static const struct of_device_id mt7621_spi_match[] = {
319 +       { .compatible = "ralink,mt7621-spi" },
320 +       {},
321 +};
322 +MODULE_DEVICE_TABLE(of, mt7621_spi_match);
323 +
324 +static int mt7621_spi_probe(struct platform_device *pdev)
325 +{
326 +       const struct of_device_id *match;
327 +       struct spi_master *master;
328 +       struct mt7621_spi *rs;
329 +       unsigned long flags;
330 +       void __iomem *base;
331 +       struct resource *r;
332 +       int status = 0;
333 +       struct clk *clk;
334 +       struct mt7621_spi_ops *ops;
335 +
336 +       match = of_match_device(mt7621_spi_match, &pdev->dev);
337 +       if (!match)
338 +               return -EINVAL;
339 +       ops = (struct mt7621_spi_ops *)match->data;
340 +
341 +       r = platform_get_resource(pdev, IORESOURCE_MEM, 0);
342 +       base = devm_ioremap_resource(&pdev->dev, r);
343 +       if (IS_ERR(base))
344 +               return PTR_ERR(base);
345 +
346 +       clk = devm_clk_get(&pdev->dev, NULL);
347 +       if (IS_ERR(clk)) {
348 +               dev_err(&pdev->dev, "unable to get SYS clock, err=%d\n",
349 +                       status);
350 +               return PTR_ERR(clk);
351 +       }
352 +
353 +       status = clk_prepare_enable(clk);
354 +       if (status)
355 +               return status;
356 +
357 +       master = spi_alloc_master(&pdev->dev, sizeof(*rs));
358 +       if (master == NULL) {
359 +               dev_info(&pdev->dev, "master allocation failed\n");
360 +               return -ENOMEM;
361 +       }
362 +
363 +       master->mode_bits = RT2880_SPI_MODE_BITS;
364 +
365 +       master->setup = mt7621_spi_setup;
366 +       master->transfer_one_message = mt7621_spi_transfer_one_message;
367 +       master->bits_per_word_mask = SPI_BPW_RANGE_MASK(8, 16);
368 +       master->dev.of_node = pdev->dev.of_node;
369 +       master->num_chipselect = 2;
370 +
371 +       dev_set_drvdata(&pdev->dev, master);
372 +
373 +       rs = spi_master_get_devdata(master);
374 +       rs->base = base;
375 +       rs->clk = clk;
376 +       rs->master = master;
377 +       rs->sys_freq = clk_get_rate(rs->clk);
378 +       rs->ops = ops;
379 +       dev_info(&pdev->dev, "sys_freq: %u\n", rs->sys_freq);
380 +       spin_lock_irqsave(&rs->lock, flags);
381 +
382 +       device_reset(&pdev->dev);
383 +
384 +       mt7621_spi_reset(rs);
385 +
386 +       return spi_register_master(master);
387 +}
388 +
389 +static int mt7621_spi_remove(struct platform_device *pdev)
390 +{
391 +       struct spi_master *master;
392 +       struct mt7621_spi *rs;
393 +
394 +       master = dev_get_drvdata(&pdev->dev);
395 +       rs = spi_master_get_devdata(master);
396 +
397 +       clk_disable(rs->clk);
398 +       spi_unregister_master(master);
399 +
400 +       return 0;
401 +}
402 +
403 +MODULE_ALIAS("platform:" DRIVER_NAME);
404 +
405 +static struct platform_driver mt7621_spi_driver = {
406 +       .driver = {
407 +               .name = DRIVER_NAME,
408 +               .owner = THIS_MODULE,
409 +               .of_match_table = mt7621_spi_match,
410 +       },
411 +       .probe = mt7621_spi_probe,
412 +       .remove = mt7621_spi_remove,
413 +};
414 +
415 +module_platform_driver(mt7621_spi_driver);
416 +
417 +MODULE_DESCRIPTION("MT7621 SPI driver");
418 +MODULE_AUTHOR("Felix Fietkau <nbd@openwrt.org>");
419 +MODULE_LICENSE("GPL");