kernel/4.1: update to version 4.1.15
[openwrt.git] / target / linux / lantiq / patches-4.1 / 0025-NET-MIPS-lantiq-adds-xrx200-net.patch
1 From fb0c9601f4414c39ff68e26b88681bef0bb04954 Mon Sep 17 00:00:00 2001
2 From: John Crispin <blogic@openwrt.org>
3 Date: Mon, 22 Oct 2012 12:22:23 +0200
4 Subject: [PATCH 25/36] NET: MIPS: lantiq: adds xrx200-net
5
6 ---
7  drivers/net/ethernet/Kconfig            |    8 +-
8  drivers/net/ethernet/Makefile           |    1 +
9  drivers/net/ethernet/lantiq_pce.h       |  163 +++
10  drivers/net/ethernet/lantiq_xrx200.c    | 1798 +++++++++++++++++++++++++++++++
11  drivers/net/ethernet/lantiq_xrx200_sw.h | 1328 +++++++++++++++++++++++
12  5 files changed, 3297 insertions(+), 1 deletion(-)
13  create mode 100644 drivers/net/ethernet/lantiq_pce.h
14  create mode 100644 drivers/net/ethernet/lantiq_xrx200.c
15  create mode 100644 drivers/net/ethernet/lantiq_xrx200_sw.h
16
17 --- a/drivers/net/ethernet/Kconfig
18 +++ b/drivers/net/ethernet/Kconfig
19 @@ -101,7 +101,13 @@ config LANTIQ_ETOP
20         tristate "Lantiq SoC ETOP driver"
21         depends on SOC_TYPE_XWAY
22         ---help---
23 -         Support for the MII0 inside the Lantiq SoC
24 +         Support for the MII0 inside the Lantiq ADSL SoC
25 +
26 +config LANTIQ_XRX200
27 +       tristate "Lantiq SoC XRX200 driver"
28 +       depends on SOC_TYPE_XWAY
29 +       ---help---
30 +         Support for the MII0 inside the Lantiq VDSL SoC
31  
32  source "drivers/net/ethernet/marvell/Kconfig"
33  source "drivers/net/ethernet/mellanox/Kconfig"
34 --- a/drivers/net/ethernet/Makefile
35 +++ b/drivers/net/ethernet/Makefile
36 @@ -43,6 +43,7 @@ obj-$(CONFIG_IP1000) += icplus/
37  obj-$(CONFIG_JME) += jme.o
38  obj-$(CONFIG_KORINA) += korina.o
39  obj-$(CONFIG_LANTIQ_ETOP) += lantiq_etop.o
40 +obj-$(CONFIG_LANTIQ_XRX200) += lantiq_xrx200.o
41  obj-$(CONFIG_NET_VENDOR_MARVELL) += marvell/
42  obj-$(CONFIG_NET_VENDOR_MELLANOX) += mellanox/
43  obj-$(CONFIG_NET_VENDOR_MICREL) += micrel/
44 --- /dev/null
45 +++ b/drivers/net/ethernet/lantiq_pce.h
46 @@ -0,0 +1,163 @@
47 +/*
48 + *   This program is free software; you can redistribute it and/or modify it
49 + *   under the terms of the GNU General Public License version 2 as published
50 + *   by the Free Software Foundation.
51 + *
52 + *   This program is distributed in the hope that it will be useful,
53 + *   but WITHOUT ANY WARRANTY; without even the implied warranty of
54 + *   MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
55 + *   GNU General Public License for more details.
56 + *
57 + *   You should have received a copy of the GNU General Public License
58 + *   along with this program; if not, write to the Free Software
59 + *   Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307, USA.
60 + *
61 + *   Copyright (C) 2010 Lantiq Deutschland GmbH
62 + *   Copyright (C) 2012 John Crispin <blogic@openwrt.org>
63 + *
64 + *   PCE microcode extracted from UGW5.2 switch api
65 + */
66 +
67 +/* Switch API Micro Code V0.3 */
68 +enum {
69 +       OUT_MAC0 = 0,
70 +       OUT_MAC1,
71 +       OUT_MAC2,
72 +       OUT_MAC3,
73 +       OUT_MAC4,
74 +       OUT_MAC5,
75 +       OUT_ETHTYP,
76 +       OUT_VTAG0,
77 +       OUT_VTAG1,
78 +       OUT_ITAG0,
79 +       OUT_ITAG1,      /*10 */
80 +       OUT_ITAG2,
81 +       OUT_ITAG3,
82 +       OUT_IP0,
83 +       OUT_IP1,
84 +       OUT_IP2,
85 +       OUT_IP3,
86 +       OUT_SIP0,
87 +       OUT_SIP1,
88 +       OUT_SIP2,
89 +       OUT_SIP3,       /*20*/
90 +       OUT_SIP4,
91 +       OUT_SIP5,
92 +       OUT_SIP6,
93 +       OUT_SIP7,
94 +       OUT_DIP0,
95 +       OUT_DIP1,
96 +       OUT_DIP2,
97 +       OUT_DIP3,
98 +       OUT_DIP4,
99 +       OUT_DIP5,       /*30*/
100 +       OUT_DIP6,
101 +       OUT_DIP7,
102 +       OUT_SESID,
103 +       OUT_PROT,
104 +       OUT_APP0,
105 +       OUT_APP1,
106 +       OUT_IGMP0,
107 +       OUT_IGMP1,
108 +       OUT_IPOFF,      /*39*/
109 +       OUT_NONE =  63
110 +};
111 +
112 +/* parser's microcode length type */
113 +#define INSTR          0
114 +#define IPV6           1
115 +#define LENACCU                2
116 +
117 +/* parser's microcode flag type */
118 +enum {
119 +       FLAG_ITAG =  0,
120 +       FLAG_VLAN,
121 +       FLAG_SNAP,
122 +       FLAG_PPPOE,
123 +       FLAG_IPV6,
124 +       FLAG_IPV6FL,
125 +       FLAG_IPV4,
126 +       FLAG_IGMP,
127 +       FLAG_TU,
128 +       FLAG_HOP,
129 +       FLAG_NN1,       /*10 */
130 +       FLAG_NN2,
131 +       FLAG_END,
132 +       FLAG_NO,        /*13*/
133 +};
134 +
135 +/* Micro code version V2_11 (extension for parsing IPv6 in PPPoE) */
136 +#define MC_ENTRY(val, msk, ns, out, len, type, flags, ipv4_len) \
137 +       { {val, msk, (ns<<10 | out<<4 | len>>1), (len&1)<<15 | type<<13 | flags<<9 | ipv4_len<<8 }}
138 +struct pce_microcode {
139 +       unsigned short val[4];
140 +/*     unsigned short val_2;
141 +       unsigned short val_1;
142 +       unsigned short val_0;*/
143 +} pce_microcode[] = {
144 +       /*      value    mask    ns  fields      L  type     flags       ipv4_len */
145 +       MC_ENTRY(0x88c3, 0xFFFF,  1, OUT_ITAG0,  4, INSTR,   FLAG_ITAG,  0),
146 +       MC_ENTRY(0x8100, 0xFFFF,  2, OUT_VTAG0,  2, INSTR,   FLAG_VLAN,  0),
147 +       MC_ENTRY(0x88A8, 0xFFFF,  1, OUT_VTAG0,  2, INSTR,   FLAG_VLAN,  0),
148 +       MC_ENTRY(0x8100, 0xFFFF,  1, OUT_VTAG0,  2, INSTR,   FLAG_VLAN,  0),
149 +       MC_ENTRY(0x8864, 0xFFFF, 17, OUT_ETHTYP, 1, INSTR,   FLAG_NO,    0),
150 +       MC_ENTRY(0x0800, 0xFFFF, 21, OUT_ETHTYP, 1, INSTR,   FLAG_NO,    0),
151 +       MC_ENTRY(0x86DD, 0xFFFF, 22, OUT_ETHTYP, 1, INSTR,   FLAG_NO,    0),
152 +       MC_ENTRY(0x8863, 0xFFFF, 16, OUT_ETHTYP, 1, INSTR,   FLAG_NO,    0),
153 +       MC_ENTRY(0x0000, 0xF800, 10, OUT_NONE,   0, INSTR,   FLAG_NO,    0),
154 +       MC_ENTRY(0x0000, 0x0000, 38, OUT_ETHTYP, 1, INSTR,   FLAG_NO,    0),
155 +       MC_ENTRY(0x0600, 0x0600, 38, OUT_ETHTYP, 1, INSTR,   FLAG_NO,    0),
156 +       MC_ENTRY(0x0000, 0x0000, 12, OUT_NONE,   1, INSTR,   FLAG_NO,    0),
157 +       MC_ENTRY(0xAAAA, 0xFFFF, 14, OUT_NONE,   1, INSTR,   FLAG_NO,    0),
158 +       MC_ENTRY(0x0000, 0x0000, 39, OUT_NONE,   0, INSTR,   FLAG_NO,    0),
159 +       MC_ENTRY(0x0300, 0xFF00, 39, OUT_NONE,   0, INSTR,   FLAG_SNAP,  0),
160 +       MC_ENTRY(0x0000, 0x0000, 39, OUT_NONE,   0, INSTR,   FLAG_NO,    0),
161 +       MC_ENTRY(0x0000, 0x0000, 39, OUT_DIP7,   3, INSTR,   FLAG_NO,    0),
162 +       MC_ENTRY(0x0000, 0x0000, 18, OUT_DIP7,   3, INSTR,   FLAG_PPPOE, 0),
163 +       MC_ENTRY(0x0021, 0xFFFF, 21, OUT_NONE,   1, INSTR,   FLAG_NO,    0),
164 +       MC_ENTRY(0x0057, 0xFFFF, 22, OUT_NONE,   1, INSTR,   FLAG_NO,    0),
165 +       MC_ENTRY(0x0000, 0x0000, 39, OUT_NONE,   0, INSTR,   FLAG_NO,    0),
166 +       MC_ENTRY(0x4000, 0xF000, 24, OUT_IP0,    4, INSTR,   FLAG_IPV4,  1),
167 +       MC_ENTRY(0x6000, 0xF000, 27, OUT_IP0,    3, INSTR,   FLAG_IPV6,  0),
168 +       MC_ENTRY(0x0000, 0x0000, 39, OUT_NONE,   0, INSTR,   FLAG_NO,    0),
169 +       MC_ENTRY(0x0000, 0x0000, 25, OUT_IP3,    2, INSTR,   FLAG_NO,    0),
170 +       MC_ENTRY(0x0000, 0x0000, 26, OUT_SIP0,   4, INSTR,   FLAG_NO,    0),
171 +       MC_ENTRY(0x0000, 0x0000, 38, OUT_NONE,   0, LENACCU, FLAG_NO,    0),
172 +       MC_ENTRY(0x1100, 0xFF00, 37, OUT_PROT,   1, INSTR,   FLAG_NO,    0),
173 +       MC_ENTRY(0x0600, 0xFF00, 37, OUT_PROT,   1, INSTR,   FLAG_NO,    0),
174 +       MC_ENTRY(0x0000, 0xFF00, 33, OUT_IP3,   17, INSTR,   FLAG_HOP,   0),
175 +       MC_ENTRY(0x2B00, 0xFF00, 33, OUT_IP3,   17, INSTR,   FLAG_NN1,   0),
176 +       MC_ENTRY(0x3C00, 0xFF00, 33, OUT_IP3,   17, INSTR,   FLAG_NN2,   0),
177 +       MC_ENTRY(0x0000, 0x0000, 37, OUT_PROT,   1, INSTR,   FLAG_NO,    0),
178 +       MC_ENTRY(0x0000, 0xFF00, 33, OUT_NONE,   0, IPV6,    FLAG_HOP,   0),
179 +       MC_ENTRY(0x2B00, 0xFF00, 33, OUT_NONE,   0, IPV6,    FLAG_NN1,   0),
180 +       MC_ENTRY(0x3C00, 0xFF00, 33, OUT_NONE,   0, IPV6,    FLAG_NN2,   0),
181 +       MC_ENTRY(0x0000, 0x0000, 38, OUT_PROT,   1, IPV6,    FLAG_NO,    0),
182 +       MC_ENTRY(0x0000, 0x0000, 38, OUT_SIP0,  16, INSTR,   FLAG_NO,    0),
183 +       MC_ENTRY(0x0000, 0x0000, 39, OUT_APP0,   4, INSTR,   FLAG_IGMP,  0),
184 +       MC_ENTRY(0x0000, 0x0000, 39, OUT_NONE,   0, INSTR,   FLAG_END,   0),
185 +       MC_ENTRY(0x0000, 0x0000, 39, OUT_NONE,   0, INSTR,   FLAG_END,   0),
186 +       MC_ENTRY(0x0000, 0x0000, 39, OUT_NONE,   0, INSTR,   FLAG_END,   0),
187 +       MC_ENTRY(0x0000, 0x0000, 39, OUT_NONE,   0, INSTR,   FLAG_END,   0),
188 +       MC_ENTRY(0x0000, 0x0000, 39, OUT_NONE,   0, INSTR,   FLAG_END,   0),
189 +       MC_ENTRY(0x0000, 0x0000, 39, OUT_NONE,   0, INSTR,   FLAG_END,   0),
190 +       MC_ENTRY(0x0000, 0x0000, 39, OUT_NONE,   0, INSTR,   FLAG_END,   0),
191 +       MC_ENTRY(0x0000, 0x0000, 39, OUT_NONE,   0, INSTR,   FLAG_END,   0),
192 +       MC_ENTRY(0x0000, 0x0000, 39, OUT_NONE,   0, INSTR,   FLAG_END,   0),
193 +       MC_ENTRY(0x0000, 0x0000, 39, OUT_NONE,   0, INSTR,   FLAG_END,   0),
194 +       MC_ENTRY(0x0000, 0x0000, 39, OUT_NONE,   0, INSTR,   FLAG_END,   0),
195 +       MC_ENTRY(0x0000, 0x0000, 39, OUT_NONE,   0, INSTR,   FLAG_END,   0),
196 +       MC_ENTRY(0x0000, 0x0000, 39, OUT_NONE,   0, INSTR,   FLAG_END,   0),
197 +       MC_ENTRY(0x0000, 0x0000, 39, OUT_NONE,   0, INSTR,   FLAG_END,   0),
198 +       MC_ENTRY(0x0000, 0x0000, 39, OUT_NONE,   0, INSTR,   FLAG_END,   0),
199 +       MC_ENTRY(0x0000, 0x0000, 39, OUT_NONE,   0, INSTR,   FLAG_END,   0),
200 +       MC_ENTRY(0x0000, 0x0000, 39, OUT_NONE,   0, INSTR,   FLAG_END,   0),
201 +       MC_ENTRY(0x0000, 0x0000, 39, OUT_NONE,   0, INSTR,   FLAG_END,   0),
202 +       MC_ENTRY(0x0000, 0x0000, 39, OUT_NONE,   0, INSTR,   FLAG_END,   0),
203 +       MC_ENTRY(0x0000, 0x0000, 39, OUT_NONE,   0, INSTR,   FLAG_END,   0),
204 +       MC_ENTRY(0x0000, 0x0000, 39, OUT_NONE,   0, INSTR,   FLAG_END,   0),
205 +       MC_ENTRY(0x0000, 0x0000, 39, OUT_NONE,   0, INSTR,   FLAG_END,   0),
206 +       MC_ENTRY(0x0000, 0x0000, 39, OUT_NONE,   0, INSTR,   FLAG_END,   0),
207 +       MC_ENTRY(0x0000, 0x0000, 39, OUT_NONE,   0, INSTR,   FLAG_END,   0),
208 +       MC_ENTRY(0x0000, 0x0000, 39, OUT_NONE,   0, INSTR,   FLAG_END,   0),
209 +};
210 --- /dev/null
211 +++ b/drivers/net/ethernet/lantiq_xrx200.c
212 @@ -0,0 +1,1797 @@
213 +/*
214 + *   This program is free software; you can redistribute it and/or modify it
215 + *   under the terms of the GNU General Public License version 2 as published
216 + *   by the Free Software Foundation.
217 + *
218 + *   This program is distributed in the hope that it will be useful,
219 + *   but WITHOUT ANY WARRANTY; without even the implied warranty of
220 + *   MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
221 + *   GNU General Public License for more details.
222 + *
223 + *   You should have received a copy of the GNU General Public License
224 + *   along with this program; if not, write to the Free Software
225 + *   Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307, USA.
226 + *
227 + *   Copyright (C) 2010 Lantiq Deutschland
228 + *   Copyright (C) 2012 John Crispin <blogic@openwrt.org>
229 + */
230 +
231 +#include <linux/switch.h>
232 +#include <linux/etherdevice.h>
233 +#include <linux/module.h>
234 +#include <linux/platform_device.h>
235 +#include <linux/interrupt.h>
236 +#include <linux/clk.h>
237 +#include <asm/delay.h>
238 +
239 +#include <linux/of_net.h>
240 +#include <linux/of_mdio.h>
241 +#include <linux/of_gpio.h>
242 +
243 +#include <xway_dma.h>
244 +#include <lantiq_soc.h>
245 +
246 +#include "lantiq_pce.h"
247 +#include "lantiq_xrx200_sw.h"
248 +
249 +#define SW_POLLING
250 +#define SW_ROUTING
251 +/* #define SW_PORTMAP */
252 +
253 +#ifdef SW_ROUTING
254 +  #ifdef SW_PORTMAP
255 +#define XRX200_MAX_DEV         2
256 +  #else
257 +#define XRX200_MAX_DEV         2
258 +  #endif
259 +#else
260 +#define XRX200_MAX_DEV         1
261 +#endif
262 +
263 +#define XRX200_MAX_VLAN                64
264 +#define XRX200_PCE_ACTVLAN_IDX 0x01
265 +#define XRX200_PCE_VLANMAP_IDX 0x02
266 +
267 +#define XRX200_MAX_PORT                7
268 +#define XRX200_MAX_DMA         8
269 +
270 +#define XRX200_HEADROOM                4
271 +
272 +#define XRX200_TX_TIMEOUT      (10 * HZ)
273 +
274 +/* port type */
275 +#define XRX200_PORT_TYPE_PHY   1
276 +#define XRX200_PORT_TYPE_MAC   2
277 +
278 +/* DMA */
279 +#define XRX200_DMA_DATA_LEN    0x600
280 +#define XRX200_DMA_IRQ         INT_NUM_IM2_IRL0
281 +#define XRX200_DMA_RX          0
282 +#define XRX200_DMA_TX          1
283 +#define XRX200_DMA_IS_TX(x)    (x%2)
284 +#define XRX200_DMA_IS_RX(x)    (!XRX200_DMA_IS_TX(x))
285 +
286 +/* fetch / store dma */
287 +#define FDMA_PCTRL0            0x2A00
288 +#define FDMA_PCTRLx(x)         (FDMA_PCTRL0 + (x * 0x18))
289 +#define SDMA_PCTRL0            0x2F00
290 +#define SDMA_PCTRLx(x)         (SDMA_PCTRL0 + (x * 0x18))
291 +
292 +/* buffer management */
293 +#define BM_PCFG0               0x200
294 +#define BM_PCFGx(x)            (BM_PCFG0 + (x * 8))
295 +
296 +/* MDIO */
297 +#define MDIO_GLOB              0x0000
298 +#define MDIO_CTRL              0x0020
299 +#define MDIO_READ              0x0024
300 +#define MDIO_WRITE             0x0028
301 +#define MDIO_PHY0              0x0054
302 +#define MDIO_PHY(x)            (0x0054 - (x * sizeof(unsigned)))
303 +#define MDIO_CLK_CFG0          0x002C
304 +#define MDIO_CLK_CFG1          0x0030
305 +
306 +#define MDIO_GLOB_ENABLE       0x8000
307 +#define MDIO_BUSY              BIT(12)
308 +#define MDIO_RD                        BIT(11)
309 +#define MDIO_WR                        BIT(10)
310 +#define MDIO_MASK              0x1f
311 +#define MDIO_ADDRSHIFT         5
312 +#define MDIO1_25MHZ            9
313 +
314 +#define MDIO_PHY_LINK_DOWN     0x4000
315 +#define MDIO_PHY_LINK_UP       0x2000
316 +
317 +#define MDIO_PHY_SPEED_M10     0x0000
318 +#define MDIO_PHY_SPEED_M100    0x0800
319 +#define MDIO_PHY_SPEED_G1      0x1000
320 +
321 +#define MDIO_PHY_FDUP_EN       0x0200
322 +#define MDIO_PHY_FDUP_DIS      0x0600
323 +
324 +#define MDIO_PHY_LINK_MASK     0x6000
325 +#define MDIO_PHY_SPEED_MASK    0x1800
326 +#define MDIO_PHY_FDUP_MASK     0x0600
327 +#define MDIO_PHY_ADDR_MASK     0x001f
328 +#define MDIO_UPDATE_MASK       MDIO_PHY_ADDR_MASK | MDIO_PHY_LINK_MASK | \
329 +                                       MDIO_PHY_SPEED_MASK | MDIO_PHY_FDUP_MASK
330 +
331 +/* MII */
332 +#define MII_CFG(p)             (p * 8)
333 +
334 +#define MII_CFG_EN             BIT(14)
335 +
336 +#define MII_CFG_MODE_MIIP      0x0
337 +#define MII_CFG_MODE_MIIM      0x1
338 +#define MII_CFG_MODE_RMIIP     0x2
339 +#define MII_CFG_MODE_RMIIM     0x3
340 +#define MII_CFG_MODE_RGMII     0x4
341 +#define MII_CFG_MODE_MASK      0xf
342 +
343 +#define MII_CFG_RATE_M2P5      0x00
344 +#define MII_CFG_RATE_M25       0x10
345 +#define MII_CFG_RATE_M125      0x20
346 +#define MII_CFG_RATE_M50       0x30
347 +#define MII_CFG_RATE_AUTO      0x40
348 +#define MII_CFG_RATE_MASK      0x70
349 +
350 +/* cpu port mac */
351 +#define PMAC_HD_CTL            0x0000
352 +#define PMAC_RX_IPG            0x0024
353 +#define PMAC_EWAN              0x002c
354 +
355 +#define PMAC_IPG_MASK          0xf
356 +#define PMAC_HD_CTL_AS         0x0008
357 +#define PMAC_HD_CTL_AC         0x0004
358 +#define PMAC_HD_CTL_RC         0x0010
359 +#define PMAC_HD_CTL_RXSH       0x0040
360 +#define PMAC_HD_CTL_AST                0x0080
361 +#define PMAC_HD_CTL_RST                0x0100
362 +
363 +/* PCE */
364 +#define PCE_TBL_KEY(x)         (0x1100 + ((7 - x) * 4))
365 +#define PCE_TBL_MASK           0x1120
366 +#define PCE_TBL_VAL(x)         (0x1124 + ((4 - x) * 4))
367 +#define PCE_TBL_ADDR           0x1138
368 +#define PCE_TBL_CTRL           0x113c
369 +#define PCE_PMAP1              0x114c
370 +#define PCE_PMAP2              0x1150
371 +#define PCE_PMAP3              0x1154
372 +#define PCE_GCTRL_REG(x)       (0x1158 + (x * 4))
373 +#define PCE_PCTRL_REG(p, x)    (0x1200 + (((p * 0xa) + x) * 4))
374 +
375 +#define PCE_TBL_BUSY           BIT(15)
376 +#define PCE_TBL_CFG_ADDR_MASK  0x1f
377 +#define PCE_TBL_CFG_ADWR       0x20
378 +#define PCE_TBL_CFG_ADWR_MASK  0x60
379 +#define PCE_INGRESS            BIT(11)
380 +
381 +/* MAC */
382 +#define MAC_FLEN_REG           (0x2314)
383 +#define MAC_CTRL_REG(p, x)     (0x240c + (((p * 0xc) + x) * 4))
384 +
385 +/* buffer management */
386 +#define BM_PCFG(p)             (0x200 + (p * 8))
387 +
388 +/* special tag in TX path header */
389 +#define SPID_SHIFT             24
390 +#define DPID_SHIFT             16
391 +#define DPID_ENABLE            1
392 +#define SPID_CPU_PORT          2
393 +#define PORT_MAP_SEL           BIT(15)
394 +#define PORT_MAP_EN            BIT(14)
395 +#define PORT_MAP_SHIFT         1
396 +#define PORT_MAP_MASK          0x3f
397 +
398 +#define SPPID_MASK             0x7
399 +#define SPPID_SHIFT            4
400 +
401 +/* MII regs not yet in linux */
402 +#define MDIO_DEVAD_NONE                (-1)
403 +#define ADVERTIZE_MPD          (1 << 10)
404 +
405 +struct xrx200_port {
406 +       u8 num;
407 +       u8 phy_addr;
408 +       u16 flags;
409 +       phy_interface_t phy_if;
410 +
411 +       int link;
412 +       int gpio;
413 +       enum of_gpio_flags gpio_flags;
414 +
415 +       struct phy_device *phydev;
416 +       struct device_node *phy_node;
417 +};
418 +
419 +struct xrx200_chan {
420 +       int idx;
421 +       int refcount;
422 +       int tx_free;
423 +
424 +       struct net_device dummy_dev;
425 +       struct net_device *devs[XRX200_MAX_DEV];
426 +
427 +       struct tasklet_struct tasklet;
428 +       struct napi_struct napi;
429 +       struct ltq_dma_channel dma;
430 +       struct sk_buff *skb[LTQ_DESC_NUM];
431 +};
432 +
433 +struct xrx200_hw {
434 +       struct clk *clk;
435 +       struct mii_bus *mii_bus;
436 +
437 +       struct xrx200_chan chan[XRX200_MAX_DMA];
438 +
439 +       struct net_device *devs[XRX200_MAX_DEV];
440 +       int num_devs;
441 +
442 +       int port_map[XRX200_MAX_PORT];
443 +       unsigned short wan_map;
444 +
445 +       spinlock_t lock;
446 +
447 +       struct switch_dev swdev;
448 +};
449 +
450 +struct xrx200_priv {
451 +       struct net_device_stats stats;
452 +       int id;
453 +
454 +       struct xrx200_port port[XRX200_MAX_PORT];
455 +       int num_port;
456 +       bool wan;
457 +       bool sw;
458 +       unsigned short port_map;
459 +       unsigned char mac[6];
460 +
461 +       struct xrx200_hw *hw;
462 +};
463 +
464 +static __iomem void *xrx200_switch_membase;
465 +static __iomem void *xrx200_mii_membase;
466 +static __iomem void *xrx200_mdio_membase;
467 +static __iomem void *xrx200_pmac_membase;
468 +
469 +#define ltq_switch_r32(x)      ltq_r32(xrx200_switch_membase + (x))
470 +#define ltq_switch_w32(x, y)   ltq_w32(x, xrx200_switch_membase + (y))
471 +#define ltq_switch_w32_mask(x, y, z) \
472 +                       ltq_w32_mask(x, y, xrx200_switch_membase + (z))
473 +
474 +#define ltq_mdio_r32(x)                ltq_r32(xrx200_mdio_membase + (x))
475 +#define ltq_mdio_w32(x, y)     ltq_w32(x, xrx200_mdio_membase + (y))
476 +#define ltq_mdio_w32_mask(x, y, z) \
477 +                       ltq_w32_mask(x, y, xrx200_mdio_membase + (z))
478 +
479 +#define ltq_mii_r32(x)         ltq_r32(xrx200_mii_membase + (x))
480 +#define ltq_mii_w32(x, y)      ltq_w32(x, xrx200_mii_membase + (y))
481 +#define ltq_mii_w32_mask(x, y, z) \
482 +                       ltq_w32_mask(x, y, xrx200_mii_membase + (z))
483 +
484 +#define ltq_pmac_r32(x)                ltq_r32(xrx200_pmac_membase + (x))
485 +#define ltq_pmac_w32(x, y)     ltq_w32(x, xrx200_pmac_membase + (y))
486 +#define ltq_pmac_w32_mask(x, y, z) \
487 +                       ltq_w32_mask(x, y, xrx200_pmac_membase + (z))
488 +
489 +#define XRX200_GLOBAL_REGATTR(reg) \
490 +       .id = reg, \
491 +       .type = SWITCH_TYPE_INT, \
492 +       .set = xrx200_set_global_attr, \
493 +       .get = xrx200_get_global_attr
494 +
495 +#define XRX200_PORT_REGATTR(reg) \
496 +       .id = reg, \
497 +       .type = SWITCH_TYPE_INT, \
498 +       .set = xrx200_set_port_attr, \
499 +       .get = xrx200_get_port_attr
500 +
501 +static int xrx200sw_read_x(int reg, int x)
502 +{
503 +       int value, mask, addr;
504 +
505 +       addr = xrx200sw_reg[reg].offset + (xrx200sw_reg[reg].mult * x);
506 +       value = ltq_switch_r32(addr);
507 +       mask = (1 << xrx200sw_reg[reg].size) - 1;
508 +       value = (value >> xrx200sw_reg[reg].shift);
509 +
510 +       return (value & mask);
511 +}
512 +
513 +static int xrx200sw_read(int reg)
514 +{
515 +       return xrx200sw_read_x(reg, 0);
516 +}
517 +
518 +static void xrx200sw_write_x(int value, int reg, int x)
519 +{
520 +       int mask, addr;
521 +
522 +       addr = xrx200sw_reg[reg].offset + (xrx200sw_reg[reg].mult * x);
523 +       mask = (1 << xrx200sw_reg[reg].size) - 1;
524 +       mask = (mask << xrx200sw_reg[reg].shift);
525 +       value = (value << xrx200sw_reg[reg].shift) & mask;
526 +
527 +       ltq_switch_w32_mask(mask, value, addr);
528 +}
529 +
530 +static void xrx200sw_write(int value, int reg)
531 +{
532 +       xrx200sw_write_x(value, reg, 0);
533 +}
534 +
535 +struct xrx200_pce_table_entry {
536 +       int index;      // PCE_TBL_ADDR.ADDR = pData->table_index
537 +       int table;      // PCE_TBL_CTRL.ADDR = pData->table
538 +       unsigned short key[8];
539 +       unsigned short val[5];
540 +       unsigned short mask;
541 +       unsigned short type;
542 +       unsigned short valid;
543 +       unsigned short gmap;
544 +};
545 +
546 +static int xrx200_pce_table_entry_read(struct xrx200_pce_table_entry *tbl)
547 +{
548 +       // wait until hardware is ready
549 +       while (xrx200sw_read(XRX200_PCE_TBL_CTRL_BAS)) {};
550 +
551 +       // prepare the table access:
552 +       // PCE_TBL_ADDR.ADDR = pData->table_index
553 +       xrx200sw_write(tbl->index, XRX200_PCE_TBL_ADDR_ADDR);
554 +       // PCE_TBL_CTRL.ADDR = pData->table
555 +       xrx200sw_write(tbl->table, XRX200_PCE_TBL_CTRL_ADDR);
556 +
557 +       //(address-based read)
558 +       xrx200sw_write(0, XRX200_PCE_TBL_CTRL_OPMOD); // OPMOD_ADRD
559 +
560 +       xrx200sw_write(1, XRX200_PCE_TBL_CTRL_BAS); // start access
561 +
562 +       // wait until hardware is ready
563 +       while (xrx200sw_read(XRX200_PCE_TBL_CTRL_BAS)) {};
564 +
565 +       // read the keys
566 +       tbl->key[7] = xrx200sw_read(XRX200_PCE_TBL_KEY_7);
567 +       tbl->key[6] = xrx200sw_read(XRX200_PCE_TBL_KEY_6);
568 +       tbl->key[5] = xrx200sw_read(XRX200_PCE_TBL_KEY_5);
569 +       tbl->key[4] = xrx200sw_read(XRX200_PCE_TBL_KEY_4);
570 +       tbl->key[3] = xrx200sw_read(XRX200_PCE_TBL_KEY_3);
571 +       tbl->key[2] = xrx200sw_read(XRX200_PCE_TBL_KEY_2);
572 +       tbl->key[1] = xrx200sw_read(XRX200_PCE_TBL_KEY_1);
573 +       tbl->key[0] = xrx200sw_read(XRX200_PCE_TBL_KEY_0);
574 +
575 +       // read the values
576 +       tbl->val[4] = xrx200sw_read(XRX200_PCE_TBL_VAL_4);
577 +       tbl->val[3] = xrx200sw_read(XRX200_PCE_TBL_VAL_3);
578 +       tbl->val[2] = xrx200sw_read(XRX200_PCE_TBL_VAL_2);
579 +       tbl->val[1] = xrx200sw_read(XRX200_PCE_TBL_VAL_1);
580 +       tbl->val[0] = xrx200sw_read(XRX200_PCE_TBL_VAL_0);
581 +
582 +       // read the mask
583 +       tbl->mask = xrx200sw_read(XRX200_PCE_TBL_MASK_0);
584 +       // read the type
585 +       tbl->type = xrx200sw_read(XRX200_PCE_TBL_CTRL_TYPE);
586 +       // read the valid flag
587 +       tbl->valid = xrx200sw_read(XRX200_PCE_TBL_CTRL_VLD);
588 +       // read the group map
589 +       tbl->gmap = xrx200sw_read(XRX200_PCE_TBL_CTRL_GMAP);
590 +
591 +       return 0;
592 +}
593 +
594 +static int xrx200_pce_table_entry_write(struct xrx200_pce_table_entry *tbl)
595 +{
596 +       // wait until hardware is ready
597 +       while (xrx200sw_read(XRX200_PCE_TBL_CTRL_BAS)) {};
598 +
599 +       // prepare the table access:
600 +       // PCE_TBL_ADDR.ADDR = pData->table_index
601 +       xrx200sw_write(tbl->index, XRX200_PCE_TBL_ADDR_ADDR);
602 +       // PCE_TBL_CTRL.ADDR = pData->table
603 +       xrx200sw_write(tbl->table, XRX200_PCE_TBL_CTRL_ADDR);
604 +
605 +       //(address-based write)
606 +       xrx200sw_write(1, XRX200_PCE_TBL_CTRL_OPMOD); // OPMOD_ADRD
607 +
608 +       // read the keys
609 +       xrx200sw_write(tbl->key[7], XRX200_PCE_TBL_KEY_7);
610 +       xrx200sw_write(tbl->key[6], XRX200_PCE_TBL_KEY_6);
611 +       xrx200sw_write(tbl->key[5], XRX200_PCE_TBL_KEY_5);
612 +       xrx200sw_write(tbl->key[4], XRX200_PCE_TBL_KEY_4);
613 +       xrx200sw_write(tbl->key[3], XRX200_PCE_TBL_KEY_3);
614 +       xrx200sw_write(tbl->key[2], XRX200_PCE_TBL_KEY_2);
615 +       xrx200sw_write(tbl->key[1], XRX200_PCE_TBL_KEY_1);
616 +       xrx200sw_write(tbl->key[0], XRX200_PCE_TBL_KEY_0);
617 +
618 +       // read the values
619 +       xrx200sw_write(tbl->val[4], XRX200_PCE_TBL_VAL_4);
620 +       xrx200sw_write(tbl->val[3], XRX200_PCE_TBL_VAL_3);
621 +       xrx200sw_write(tbl->val[2], XRX200_PCE_TBL_VAL_2);
622 +       xrx200sw_write(tbl->val[1], XRX200_PCE_TBL_VAL_1);
623 +       xrx200sw_write(tbl->val[0], XRX200_PCE_TBL_VAL_0);
624 +
625 +       // read the mask
626 +       xrx200sw_write(tbl->mask, XRX200_PCE_TBL_MASK_0);
627 +       // read the type
628 +       xrx200sw_write(tbl->type, XRX200_PCE_TBL_CTRL_TYPE);
629 +       // read the valid flag
630 +       xrx200sw_write(tbl->valid, XRX200_PCE_TBL_CTRL_VLD);
631 +       // read the group map
632 +       xrx200sw_write(tbl->gmap, XRX200_PCE_TBL_CTRL_GMAP);
633 +
634 +       xrx200sw_write(1, XRX200_PCE_TBL_CTRL_BAS); // start access
635 +
636 +       // wait until hardware is ready
637 +       while (xrx200sw_read(XRX200_PCE_TBL_CTRL_BAS)) {};
638 +
639 +       return 0;
640 +}
641 +
642 +static void xrx200sw_fixup_pvids(void)
643 +{
644 +       int index, p, portmap, untagged;
645 +       struct xrx200_pce_table_entry tem;
646 +       struct xrx200_pce_table_entry tev;
647 +
648 +       portmap = 0;
649 +       for (p = 0; p < XRX200_MAX_PORT; p++)
650 +               portmap |= BIT(p);
651 +
652 +       tem.table = XRX200_PCE_VLANMAP_IDX;
653 +       tev.table = XRX200_PCE_ACTVLAN_IDX;
654 +
655 +       for (index = XRX200_MAX_VLAN; index-- > 0;)
656 +       {
657 +               tev.index = index;
658 +               xrx200_pce_table_entry_read(&tev);
659 +
660 +               if (tev.valid == 0)
661 +                       continue;
662 +
663 +               tem.index = index;
664 +               xrx200_pce_table_entry_read(&tem);
665 +
666 +               if (tem.val[0] == 0)
667 +                       continue;
668 +
669 +               untagged = portmap & (tem.val[1] ^ tem.val[2]);
670 +
671 +               for (p = 0; p < XRX200_MAX_PORT; p++)
672 +                       if (untagged & BIT(p))
673 +                       {
674 +                               portmap &= ~BIT(p);
675 +                               xrx200sw_write_x(index, XRX200_PCE_DEFPVID_PVID, p);
676 +                       }
677 +
678 +               for (p = 0; p < XRX200_MAX_PORT; p++)
679 +                       if (portmap & BIT(p))
680 +                               xrx200sw_write_x(index, XRX200_PCE_DEFPVID_PVID, p);
681 +       }
682 +}
683 +
684 +// swconfig interface
685 +static void xrx200_hw_init(struct xrx200_hw *hw);
686 +
687 +// global
688 +static int xrx200sw_reset_switch(struct switch_dev *dev)
689 +{
690 +       struct xrx200_hw *hw = container_of(dev, struct xrx200_hw, swdev);
691 +
692 +       xrx200_hw_init(hw);
693 +
694 +       return 0;
695 +}
696 +
697 +static int xrx200_set_vlan_mode_enable(struct switch_dev *dev, const struct switch_attr *attr, struct switch_val *val)
698 +{
699 +       int p;
700 +
701 +       if ((attr->max > 0) && (val->value.i > attr->max))
702 +               return -EINVAL;
703 +
704 +       for (p = 0; p < XRX200_MAX_PORT; p++) {
705 +               xrx200sw_write_x(val->value.i, XRX200_PCE_VCTRL_VEMR, p);
706 +               xrx200sw_write_x(val->value.i, XRX200_PCE_VCTRL_VIMR, p);
707 +       }
708 +
709 +       xrx200sw_write(val->value.i, XRX200_PCE_GCTRL_0_VLAN);
710 +       return 0;
711 +}
712 +
713 +static int xrx200_get_vlan_mode_enable(struct switch_dev *dev, const struct switch_attr *attr, struct switch_val *val)
714 +{
715 +       val->value.i = xrx200sw_read(attr->id);
716 +       return 0;
717 +}
718 +
719 +static int xrx200_set_global_attr(struct switch_dev *dev, const struct switch_attr *attr, struct switch_val *val)
720 +{
721 +       if ((attr->max > 0) && (val->value.i > attr->max))
722 +               return -EINVAL;
723 +
724 +       xrx200sw_write(val->value.i, attr->id);
725 +       return 0;
726 +}
727 +
728 +static int xrx200_get_global_attr(struct switch_dev *dev, const struct switch_attr *attr, struct switch_val *val)
729 +{
730 +       val->value.i = xrx200sw_read(attr->id);
731 +       return 0;
732 +}
733 +
734 +// vlan
735 +static int xrx200sw_set_vlan_vid(struct switch_dev *dev, const struct switch_attr *attr,
736 +                                struct switch_val *val)
737 +{
738 +       int i;
739 +       struct xrx200_pce_table_entry tev;
740 +       struct xrx200_pce_table_entry tem;
741 +
742 +       tev.table = XRX200_PCE_ACTVLAN_IDX;
743 +
744 +       for (i = 0; i < XRX200_MAX_VLAN; i++)
745 +       {
746 +               tev.index = i;
747 +               xrx200_pce_table_entry_read(&tev);
748 +               if (tev.key[0] == val->value.i && i != val->port_vlan)
749 +                       return -EINVAL;
750 +       }
751 +
752 +       tev.index = val->port_vlan;
753 +       xrx200_pce_table_entry_read(&tev);
754 +       tev.key[0] = val->value.i;
755 +       tev.valid = val->value.i > 0;
756 +       xrx200_pce_table_entry_write(&tev);
757 +
758 +       tem.table = XRX200_PCE_VLANMAP_IDX;
759 +       tem.index = val->port_vlan;
760 +       xrx200_pce_table_entry_read(&tem);
761 +       tem.val[0] = val->value.i;
762 +       xrx200_pce_table_entry_write(&tem);
763 +
764 +       xrx200sw_fixup_pvids();
765 +       return 0;
766 +}
767 +
768 +static int xrx200sw_get_vlan_vid(struct switch_dev *dev, const struct switch_attr *attr,
769 +                                struct switch_val *val)
770 +{
771 +       struct xrx200_pce_table_entry te;
772 +
773 +       te.table = XRX200_PCE_ACTVLAN_IDX;
774 +       te.index = val->port_vlan;
775 +       xrx200_pce_table_entry_read(&te);
776 +       val->value.i = te.key[0];
777 +
778 +       return 0;
779 +}
780 +
781 +static int xrx200sw_set_vlan_ports(struct switch_dev *dev, struct switch_val *val)
782 +{
783 +       int i, portmap, tagmap, untagged;
784 +       struct xrx200_pce_table_entry tem;
785 +
786 +       portmap = 0;
787 +       tagmap = 0;
788 +       for (i = 0; i < val->len; i++)
789 +       {
790 +               struct switch_port *p = &val->value.ports[i];
791 +
792 +               portmap |= (1 << p->id);
793 +               if (p->flags & (1 << SWITCH_PORT_FLAG_TAGGED))
794 +                       tagmap |= (1 << p->id);
795 +       }
796 +
797 +       tem.table = XRX200_PCE_VLANMAP_IDX;
798 +
799 +       untagged = portmap ^ tagmap;
800 +       for (i = 0; i < XRX200_MAX_VLAN; i++)
801 +       {
802 +               tem.index = i;
803 +               xrx200_pce_table_entry_read(&tem);
804 +
805 +               if (tem.val[0] == 0)
806 +                       continue;
807 +
808 +               if ((untagged & (tem.val[1] ^ tem.val[2])) && (val->port_vlan != i))
809 +                       return -EINVAL;
810 +       }
811 +
812 +       tem.index = val->port_vlan;
813 +       xrx200_pce_table_entry_read(&tem);
814 +
815 +       // auto-enable this vlan if not enabled already
816 +       if (tem.val[0] == 0)
817 +       {
818 +               struct switch_val v;
819 +               v.port_vlan = val->port_vlan;
820 +               v.value.i = val->port_vlan;
821 +               if(xrx200sw_set_vlan_vid(dev, NULL, &v))
822 +                       return -EINVAL;
823 +
824 +               //read updated tem
825 +               tem.index = val->port_vlan;
826 +               xrx200_pce_table_entry_read(&tem);
827 +       }
828 +
829 +       tem.val[1] = portmap;
830 +       tem.val[2] = tagmap;
831 +       xrx200_pce_table_entry_write(&tem);
832 +
833 +       xrx200sw_fixup_pvids();
834 +
835 +       return 0;
836 +}
837 +
838 +static int xrx200sw_get_vlan_ports(struct switch_dev *dev, struct switch_val *val)
839 +{
840 +       int i;
841 +       unsigned short ports, tags;
842 +       struct xrx200_pce_table_entry tem;
843 +
844 +       tem.table = XRX200_PCE_VLANMAP_IDX;
845 +       tem.index = val->port_vlan;
846 +       xrx200_pce_table_entry_read(&tem);
847 +
848 +       ports = tem.val[1];
849 +       tags = tem.val[2];
850 +
851 +       for (i = 0; i < XRX200_MAX_PORT; i++) {
852 +               struct switch_port *p;
853 +
854 +               if (!(ports & (1 << i)))
855 +                       continue;
856 +
857 +               p = &val->value.ports[val->len++];
858 +               p->id = i;
859 +               if (tags & (1 << i))
860 +                       p->flags = (1 << SWITCH_PORT_FLAG_TAGGED);
861 +               else
862 +                       p->flags = 0;
863 +       }
864 +
865 +       return 0;
866 +}
867 +
868 +static int xrx200sw_set_vlan_enable(struct switch_dev *dev, const struct switch_attr *attr,
869 +                                struct switch_val *val)
870 +{
871 +       struct xrx200_pce_table_entry tev;
872 +
873 +       tev.table = XRX200_PCE_ACTVLAN_IDX;
874 +       tev.index = val->port_vlan;
875 +       xrx200_pce_table_entry_read(&tev);
876 +
877 +       if (tev.key[0] == 0)
878 +               return -EINVAL;
879 +
880 +       tev.valid = val->value.i;
881 +       xrx200_pce_table_entry_write(&tev);
882 +
883 +       xrx200sw_fixup_pvids();
884 +       return 0;
885 +}
886 +
887 +static int xrx200sw_get_vlan_enable(struct switch_dev *dev, const struct switch_attr *attr,
888 +                                struct switch_val *val)
889 +{
890 +       struct xrx200_pce_table_entry tev;
891 +
892 +       tev.table = XRX200_PCE_ACTVLAN_IDX;
893 +       tev.index = val->port_vlan;
894 +       xrx200_pce_table_entry_read(&tev);
895 +       val->value.i = tev.valid;
896 +
897 +       return 0;
898 +}
899 +
900 +// port
901 +static int xrx200sw_get_port_pvid(struct switch_dev *dev, int port, int *val)
902 +{
903 +       struct xrx200_pce_table_entry tev;
904 +
905 +       if (port >= XRX200_MAX_PORT)
906 +               return -EINVAL;
907 +
908 +       tev.table = XRX200_PCE_ACTVLAN_IDX;
909 +       tev.index = xrx200sw_read_x(XRX200_PCE_DEFPVID_PVID, port);
910 +       xrx200_pce_table_entry_read(&tev);
911 +
912 +       *val = tev.key[0];
913 +       return 0;
914 +}
915 +
916 +static int xrx200sw_get_port_link(struct switch_dev *dev,
917 +                                 int port,
918 +                                 struct switch_port_link *link)
919 +{
920 +       if (port >= XRX200_MAX_PORT)
921 +               return -EINVAL;
922 +
923 +       link->link = xrx200sw_read_x(XRX200_MAC_PSTAT_LSTAT, port);
924 +       if (!link->link)
925 +               return 0;
926 +
927 +       link->duplex = xrx200sw_read_x(XRX200_MAC_PSTAT_FDUP, port);
928 +
929 +       link->rx_flow = !!(xrx200sw_read_x(XRX200_MAC_CTRL_0_FCON, port) && 0x0010);
930 +       link->tx_flow = !!(xrx200sw_read_x(XRX200_MAC_CTRL_0_FCON, port) && 0x0020);
931 +       link->aneg = !(xrx200sw_read_x(XRX200_MAC_CTRL_0_FCON, port));
932 +
933 +       link->speed = SWITCH_PORT_SPEED_10;
934 +       if (xrx200sw_read_x(XRX200_MAC_PSTAT_MBIT, port))
935 +               link->speed = SWITCH_PORT_SPEED_100;
936 +       if (xrx200sw_read_x(XRX200_MAC_PSTAT_GBIT, port))
937 +               link->speed = SWITCH_PORT_SPEED_1000;
938 +
939 +       return 0;
940 +}
941 +
942 +static int xrx200_set_port_attr(struct switch_dev *dev, const struct switch_attr *attr, struct switch_val *val)
943 +{
944 +       if (val->port_vlan >= XRX200_MAX_PORT)
945 +               return -EINVAL;
946 +
947 +       if ((attr->max > 0) && (val->value.i > attr->max))
948 +               return -EINVAL;
949 +
950 +       xrx200sw_write_x(val->value.i, attr->id, val->port_vlan);
951 +       return 0;
952 +}
953 +
954 +static int xrx200_get_port_attr(struct switch_dev *dev, const struct switch_attr *attr, struct switch_val *val)
955 +{
956 +       if (val->port_vlan >= XRX200_MAX_PORT)
957 +               return -EINVAL;
958 +
959 +       val->value.i = xrx200sw_read_x(attr->id, val->port_vlan);
960 +       return 0;
961 +}
962 +
963 +// attributes
964 +static struct switch_attr xrx200sw_globals[] = {
965 +       {
966 +               .type = SWITCH_TYPE_INT,
967 +               .set = xrx200_set_vlan_mode_enable,
968 +               .get = xrx200_get_vlan_mode_enable,
969 +               .name = "enable_vlan",
970 +               .description = "Enable VLAN mode",
971 +               .max = 1},
972 +};
973 +
974 +static struct switch_attr xrx200sw_port[] = {
975 +       {
976 +       XRX200_PORT_REGATTR(XRX200_PCE_VCTRL_UVR),
977 +       .name = "uvr",
978 +       .description = "Unknown VLAN Rule",
979 +       .max = 1,
980 +       },
981 +       {
982 +       XRX200_PORT_REGATTR(XRX200_PCE_VCTRL_VSR),
983 +       .name = "vsr",
984 +       .description = "VLAN Security Rule",
985 +       .max = 1,
986 +       },
987 +       {
988 +       XRX200_PORT_REGATTR(XRX200_PCE_VCTRL_VINR),
989 +       .name = "vinr",
990 +       .description = "VLAN Ingress Tag Rule",
991 +       .max = 2,
992 +       },
993 +       {
994 +       XRX200_PORT_REGATTR(XRX200_PCE_PCTRL_0_TVM),
995 +       .name = "tvm",
996 +       .description = "Transparent VLAN Mode",
997 +       .max = 1,
998 +       },
999 +};
1000 +
1001 +static struct switch_attr xrx200sw_vlan[] = {
1002 +       {
1003 +               .type = SWITCH_TYPE_INT,
1004 +               .name = "vid",
1005 +               .description = "VLAN ID (0-4094)",
1006 +               .set = xrx200sw_set_vlan_vid,
1007 +               .get = xrx200sw_get_vlan_vid,
1008 +               .max = 4094,
1009 +       },
1010 +       {
1011 +               .type = SWITCH_TYPE_INT,
1012 +               .name = "enable",
1013 +               .description = "Enable VLAN",
1014 +               .set = xrx200sw_set_vlan_enable,
1015 +               .get = xrx200sw_get_vlan_enable,
1016 +               .max = 1,
1017 +       },
1018 +};
1019 +
1020 +static const struct switch_dev_ops xrx200sw_ops = {
1021 +       .attr_global = {
1022 +               .attr = xrx200sw_globals,
1023 +               .n_attr = ARRAY_SIZE(xrx200sw_globals),
1024 +       },
1025 +       .attr_port = {
1026 +               .attr = xrx200sw_port,
1027 +               .n_attr = ARRAY_SIZE(xrx200sw_port),
1028 +       },
1029 +       .attr_vlan = {
1030 +               .attr = xrx200sw_vlan,
1031 +               .n_attr = ARRAY_SIZE(xrx200sw_vlan),
1032 +       },
1033 +       .get_vlan_ports = xrx200sw_get_vlan_ports,
1034 +       .set_vlan_ports = xrx200sw_set_vlan_ports,
1035 +       .get_port_pvid = xrx200sw_get_port_pvid,
1036 +       .reset_switch = xrx200sw_reset_switch,
1037 +       .get_port_link = xrx200sw_get_port_link,
1038 +//     .get_port_stats = xrx200sw_get_port_stats, //TODO
1039 +};
1040 +
1041 +static int xrx200sw_init(struct xrx200_hw *hw)
1042 +{
1043 +       int netdev_num;
1044 +
1045 +       for (netdev_num = 0; netdev_num < hw->num_devs; netdev_num++)
1046 +       {
1047 +               struct switch_dev *swdev;
1048 +               struct net_device *dev = hw->devs[netdev_num];
1049 +               struct xrx200_priv *priv = netdev_priv(dev);
1050 +               if (!priv->sw)
1051 +                       continue;
1052 +
1053 +               swdev = &hw->swdev;
1054 +
1055 +               swdev->name = "Lantiq XRX200 Switch";
1056 +               swdev->vlans = XRX200_MAX_VLAN;
1057 +               swdev->ports = XRX200_MAX_PORT;
1058 +               swdev->cpu_port = 6;
1059 +               swdev->ops = &xrx200sw_ops;
1060 +
1061 +               register_switch(swdev, dev);
1062 +               return 0; // enough switches
1063 +       }
1064 +       return 0;
1065 +}
1066 +
1067 +static int xrx200_open(struct net_device *dev)
1068 +{
1069 +       struct xrx200_priv *priv = netdev_priv(dev);
1070 +       int i;
1071 +
1072 +       for (i = 0; i < XRX200_MAX_DMA; i++) {
1073 +               if (!priv->hw->chan[i].dma.irq)
1074 +                       continue;
1075 +               spin_lock_bh(&priv->hw->lock);
1076 +               if (!priv->hw->chan[i].refcount) {
1077 +                       if (XRX200_DMA_IS_RX(i))
1078 +                               napi_enable(&priv->hw->chan[i].napi);
1079 +                       ltq_dma_open(&priv->hw->chan[i].dma);
1080 +               }
1081 +               priv->hw->chan[i].refcount++;
1082 +               spin_unlock_bh(&priv->hw->lock);
1083 +       }
1084 +       for (i = 0; i < priv->num_port; i++)
1085 +               if (priv->port[i].phydev)
1086 +                       phy_start(priv->port[i].phydev);
1087 +       netif_start_queue(dev);
1088 +
1089 +       return 0;
1090 +}
1091 +
1092 +static int xrx200_close(struct net_device *dev)
1093 +{
1094 +       struct xrx200_priv *priv = netdev_priv(dev);
1095 +       int i;
1096 +
1097 +       netif_stop_queue(dev);
1098 +
1099 +       for (i = 0; i < priv->num_port; i++)
1100 +               if (priv->port[i].phydev)
1101 +                       phy_stop(priv->port[i].phydev);
1102 +
1103 +       for (i = 0; i < XRX200_MAX_DMA; i++) {
1104 +               if (!priv->hw->chan[i].dma.irq)
1105 +                       continue;
1106 +               spin_lock_bh(&priv->hw->lock);
1107 +               priv->hw->chan[i].refcount--;
1108 +               if (!priv->hw->chan[i].refcount) {
1109 +                       if (XRX200_DMA_IS_RX(i))
1110 +                               napi_disable(&priv->hw->chan[i].napi);
1111 +                       ltq_dma_close(&priv->hw->chan[XRX200_DMA_RX].dma);
1112 +               }
1113 +               spin_unlock_bh(&priv->hw->lock);
1114 +       }
1115 +
1116 +       return 0;
1117 +}
1118 +
1119 +static int xrx200_alloc_skb(struct xrx200_chan *ch)
1120 +{
1121 +#define DMA_PAD        (NET_IP_ALIGN + NET_SKB_PAD)
1122 +       ch->skb[ch->dma.desc] = dev_alloc_skb(XRX200_DMA_DATA_LEN + DMA_PAD);
1123 +       if (!ch->skb[ch->dma.desc])
1124 +               goto skip;
1125 +
1126 +       skb_reserve(ch->skb[ch->dma.desc], NET_SKB_PAD);
1127 +       ch->dma.desc_base[ch->dma.desc].addr = dma_map_single(NULL,
1128 +               ch->skb[ch->dma.desc]->data, XRX200_DMA_DATA_LEN,
1129 +                       DMA_FROM_DEVICE);
1130 +       ch->dma.desc_base[ch->dma.desc].addr =
1131 +               CPHYSADDR(ch->skb[ch->dma.desc]->data);
1132 +       skb_reserve(ch->skb[ch->dma.desc], NET_IP_ALIGN);
1133 +
1134 +skip:
1135 +       ch->dma.desc_base[ch->dma.desc].ctl =
1136 +               LTQ_DMA_OWN | LTQ_DMA_RX_OFFSET(NET_IP_ALIGN) |
1137 +               XRX200_DMA_DATA_LEN;
1138 +
1139 +       return 0;
1140 +}
1141 +
1142 +static void xrx200_hw_receive(struct xrx200_chan *ch, int id)
1143 +{
1144 +       struct net_device *dev = ch->devs[id];
1145 +       struct xrx200_priv *priv = netdev_priv(dev);
1146 +       struct ltq_dma_desc *desc = &ch->dma.desc_base[ch->dma.desc];
1147 +       struct sk_buff *skb = ch->skb[ch->dma.desc];
1148 +       int len = (desc->ctl & LTQ_DMA_SIZE_MASK);
1149 +       int ret;
1150 +
1151 +       ret = xrx200_alloc_skb(ch);
1152 +
1153 +       ch->dma.desc++;
1154 +       ch->dma.desc %= LTQ_DESC_NUM;
1155 +
1156 +       if (ret) {
1157 +               netdev_err(dev,
1158 +                       "failed to allocate new rx buffer\n");
1159 +               return 0;
1160 +       }
1161 +
1162 +       skb_put(skb, len);
1163 +#ifdef SW_ROUTING
1164 +       skb_pull(skb, 8);
1165 +#endif
1166 +       skb->dev = dev;
1167 +       skb->protocol = eth_type_trans(skb, dev);
1168 +       netif_receive_skb(skb);
1169 +       priv->stats.rx_packets++;
1170 +       priv->stats.rx_bytes+=len;
1171 +}
1172 +
1173 +static int xrx200_poll_rx(struct napi_struct *napi, int budget)
1174 +{
1175 +       struct xrx200_chan *ch = container_of(napi,
1176 +                               struct xrx200_chan, napi);
1177 +       struct xrx200_priv *priv = netdev_priv(ch->devs[0]);
1178 +       int rx = 0;
1179 +       int complete = 0;
1180 +
1181 +       while ((rx < budget) && !complete) {
1182 +               struct ltq_dma_desc *desc = &ch->dma.desc_base[ch->dma.desc];
1183 +               if ((desc->ctl & (LTQ_DMA_OWN | LTQ_DMA_C)) == LTQ_DMA_C) {
1184 +#ifdef SW_ROUTING
1185 +                       struct sk_buff *skb = ch->skb[ch->dma.desc];
1186 +                       u32 *special_tag = (u32*)skb->data;
1187 +                       int port = (special_tag[1] >> SPPID_SHIFT) & SPPID_MASK;
1188 +                       xrx200_hw_receive(ch, priv->hw->port_map[port]);
1189 +#else
1190 +                       xrx200_hw_receive(ch, 0);
1191 +#endif
1192 +                       rx++;
1193 +               } else {
1194 +                       complete = 1;
1195 +               }
1196 +       }
1197 +
1198 +       if (complete || !rx) {
1199 +               napi_complete(&ch->napi);
1200 +               ltq_dma_enable_irq(&ch->dma);
1201 +       }
1202 +
1203 +       return rx;
1204 +}
1205 +
1206 +static void xrx200_tx_housekeeping(unsigned long ptr)
1207 +{
1208 +       struct xrx200_hw *hw = (struct xrx200_hw *) ptr;
1209 +       struct xrx200_chan *ch = &hw->chan[XRX200_DMA_TX];
1210 +       int pkts = 0;
1211 +       int i;
1212 +
1213 +       spin_lock_bh(&hw->lock);
1214 +       ltq_dma_ack_irq(&ch->dma);
1215 +       while ((ch->dma.desc_base[ch->tx_free].ctl & (LTQ_DMA_OWN | LTQ_DMA_C)) == LTQ_DMA_C) {
1216 +               struct sk_buff *skb = ch->skb[ch->tx_free];
1217 +
1218 +               pkts++;
1219 +               ch->skb[ch->tx_free] = NULL;
1220 +               dev_kfree_skb(skb);
1221 +               memset(&ch->dma.desc_base[ch->tx_free], 0,
1222 +                       sizeof(struct ltq_dma_desc));
1223 +               ch->tx_free++;
1224 +               ch->tx_free %= LTQ_DESC_NUM;
1225 +       }
1226 +       ltq_dma_enable_irq(&ch->dma);
1227 +       spin_unlock_bh(&hw->lock);
1228 +
1229 +       if (!pkts)
1230 +               return;
1231 +
1232 +       for (i = 0; i < XRX200_MAX_DEV && ch->devs[i]; i++)
1233 +               netif_wake_queue(ch->devs[i]);
1234 +}
1235 +
1236 +static struct net_device_stats *xrx200_get_stats (struct net_device *dev)
1237 +{
1238 +       struct xrx200_priv *priv = netdev_priv(dev);
1239 +
1240 +       return &priv->stats;
1241 +}
1242 +
1243 +static void xrx200_tx_timeout(struct net_device *dev)
1244 +{
1245 +       struct xrx200_priv *priv = netdev_priv(dev);
1246 +
1247 +       printk(KERN_ERR "%s: transmit timed out, disable the dma channel irq\n", dev->name);
1248 +
1249 +       priv->stats.tx_errors++;
1250 +       netif_wake_queue(dev);
1251 +}
1252 +
1253 +static int xrx200_start_xmit(struct sk_buff *skb, struct net_device *dev)
1254 +{
1255 +       struct xrx200_priv *priv = netdev_priv(dev);
1256 +       struct xrx200_chan *ch = &priv->hw->chan[XRX200_DMA_TX];
1257 +       struct ltq_dma_desc *desc = &ch->dma.desc_base[ch->dma.desc];
1258 +       u32 byte_offset;
1259 +       int len;
1260 +#ifdef SW_ROUTING
1261 +  #ifdef SW_PORTMAP
1262 +       u32 special_tag = (SPID_CPU_PORT << SPID_SHIFT) | PORT_MAP_SEL | PORT_MAP_EN | DPID_ENABLE;
1263 +  #else
1264 +       u32 special_tag = (SPID_CPU_PORT << SPID_SHIFT) | DPID_ENABLE;
1265 +  #endif
1266 +#endif
1267 +
1268 +       skb->dev = dev;
1269 +       len = skb->len < ETH_ZLEN ? ETH_ZLEN : skb->len;
1270 +
1271 +       if ((desc->ctl & (LTQ_DMA_OWN | LTQ_DMA_C)) || ch->skb[ch->dma.desc]) {
1272 +               netdev_err(dev, "tx ring full\n");
1273 +               netif_stop_queue(dev);
1274 +               return NETDEV_TX_BUSY;
1275 +       }
1276 +#ifdef SW_ROUTING
1277 +  #ifdef SW_PORTMAP
1278 +       special_tag |= priv->port_map << PORT_MAP_SHIFT;
1279 +  #else
1280 +       if(priv->id)
1281 +               special_tag |= (1 << DPID_SHIFT);
1282 +  #endif
1283 +       if(skb_headroom(skb) < 4) {
1284 +               struct sk_buff *tmp = skb_realloc_headroom(skb, 4);
1285 +               dev_kfree_skb_any(skb);
1286 +               skb = tmp;
1287 +       }
1288 +       skb_push(skb, 4);
1289 +       memcpy(skb->data, &special_tag, sizeof(u32));
1290 +       len += 4;
1291 +#endif
1292 +
1293 +       /* dma needs to start on a 16 byte aligned address */
1294 +       byte_offset = CPHYSADDR(skb->data) % 16;
1295 +       ch->skb[ch->dma.desc] = skb;
1296 +
1297 +       dev->trans_start = jiffies;
1298 +
1299 +       spin_lock_bh(&priv->hw->lock);
1300 +       desc->addr = ((unsigned int) dma_map_single(NULL, skb->data, len,
1301 +                                               DMA_TO_DEVICE)) - byte_offset;
1302 +       wmb();
1303 +       desc->ctl = LTQ_DMA_OWN | LTQ_DMA_SOP | LTQ_DMA_EOP |
1304 +               LTQ_DMA_TX_OFFSET(byte_offset) | (len & LTQ_DMA_SIZE_MASK);
1305 +       ch->dma.desc++;
1306 +       ch->dma.desc %= LTQ_DESC_NUM;
1307 +       if (ch->dma.desc == ch->tx_free)
1308 +               netif_stop_queue(dev);
1309 +
1310 +       spin_unlock_bh(&priv->hw->lock);
1311 +
1312 +       priv->stats.tx_packets++;
1313 +       priv->stats.tx_bytes+=len;
1314 +
1315 +       return NETDEV_TX_OK;
1316 +}
1317 +
1318 +static irqreturn_t xrx200_dma_irq(int irq, void *priv)
1319 +{
1320 +       struct xrx200_hw *hw = priv;
1321 +       int chnr = irq - XRX200_DMA_IRQ;
1322 +       struct xrx200_chan *ch = &hw->chan[chnr];
1323 +
1324 +       ltq_dma_disable_irq(&ch->dma);
1325 +       ltq_dma_ack_irq(&ch->dma);
1326 +
1327 +       if (chnr % 2)
1328 +               tasklet_schedule(&ch->tasklet);
1329 +       else
1330 +               napi_schedule(&ch->napi);
1331 +
1332 +       return IRQ_HANDLED;
1333 +}
1334 +
1335 +static int xrx200_dma_init(struct xrx200_hw *hw)
1336 +{
1337 +       int i, err = 0;
1338 +
1339 +       ltq_dma_init_port(DMA_PORT_ETOP);
1340 +
1341 +       for (i = 0; i < 8 && !err; i++) {
1342 +               int irq = XRX200_DMA_IRQ + i;
1343 +               struct xrx200_chan *ch = &hw->chan[i];
1344 +
1345 +               ch->idx = ch->dma.nr = i;
1346 +
1347 +               if (i == XRX200_DMA_TX) {
1348 +                       ltq_dma_alloc_tx(&ch->dma);
1349 +                       err = request_irq(irq, xrx200_dma_irq, 0, "vrx200_tx", hw);
1350 +               } else if (i == XRX200_DMA_RX) {
1351 +                       ltq_dma_alloc_rx(&ch->dma);
1352 +                       for (ch->dma.desc = 0; ch->dma.desc < LTQ_DESC_NUM;
1353 +                                       ch->dma.desc++)
1354 +                               if (xrx200_alloc_skb(ch))
1355 +                                       err = -ENOMEM;
1356 +                       ch->dma.desc = 0;
1357 +                       err = request_irq(irq, xrx200_dma_irq, 0, "vrx200_rx", hw);
1358 +               } else
1359 +                       continue;
1360 +
1361 +               if (!err)
1362 +                       ch->dma.irq = irq;
1363 +       }
1364 +
1365 +       return err;
1366 +}
1367 +
1368 +#ifdef SW_POLLING
1369 +static void xrx200_gmac_update(struct xrx200_port *port)
1370 +{
1371 +       u16 phyaddr = port->phydev->addr & MDIO_PHY_ADDR_MASK;
1372 +       u16 miimode = ltq_mii_r32(MII_CFG(port->num)) & MII_CFG_MODE_MASK;
1373 +       u16 miirate = 0;
1374 +
1375 +       switch (port->phydev->speed) {
1376 +       case SPEED_1000:
1377 +               phyaddr |= MDIO_PHY_SPEED_G1;
1378 +               miirate = MII_CFG_RATE_M125;
1379 +               break;
1380 +
1381 +       case SPEED_100:
1382 +               phyaddr |= MDIO_PHY_SPEED_M100;
1383 +               switch (miimode) {
1384 +               case MII_CFG_MODE_RMIIM:
1385 +               case MII_CFG_MODE_RMIIP:
1386 +                       miirate = MII_CFG_RATE_M50;
1387 +                       break;
1388 +               default:
1389 +                       miirate = MII_CFG_RATE_M25;
1390 +                       break;
1391 +               }
1392 +               break;
1393 +
1394 +       default:
1395 +               phyaddr |= MDIO_PHY_SPEED_M10;
1396 +               miirate = MII_CFG_RATE_M2P5;
1397 +               break;
1398 +       }
1399 +
1400 +       if (port->phydev->link)
1401 +               phyaddr |= MDIO_PHY_LINK_UP;
1402 +       else
1403 +               phyaddr |= MDIO_PHY_LINK_DOWN;
1404 +
1405 +       if (port->phydev->duplex == DUPLEX_FULL)
1406 +               phyaddr |= MDIO_PHY_FDUP_EN;
1407 +       else
1408 +               phyaddr |= MDIO_PHY_FDUP_DIS;
1409 +
1410 +       ltq_mdio_w32_mask(MDIO_UPDATE_MASK, phyaddr, MDIO_PHY(port->num));
1411 +       ltq_mii_w32_mask(MII_CFG_RATE_MASK, miirate, MII_CFG(port->num));
1412 +       udelay(1);
1413 +}
1414 +#else
1415 +static void xrx200_gmac_update(struct xrx200_port *port)
1416 +{
1417 +
1418 +}
1419 +#endif
1420 +
1421 +static void xrx200_mdio_link(struct net_device *dev)
1422 +{
1423 +       struct xrx200_priv *priv = netdev_priv(dev);
1424 +       int i;
1425 +
1426 +       for (i = 0; i < priv->num_port; i++) {
1427 +               if (!priv->port[i].phydev)
1428 +                       continue;
1429 +
1430 +               if (priv->port[i].link != priv->port[i].phydev->link) {
1431 +                       xrx200_gmac_update(&priv->port[i]);
1432 +                       priv->port[i].link = priv->port[i].phydev->link;
1433 +                       netdev_info(dev, "port %d %s link\n",
1434 +                               priv->port[i].num,
1435 +                               (priv->port[i].link)?("got"):("lost"));
1436 +               }
1437 +       }
1438 +}
1439 +
1440 +static inline int xrx200_mdio_poll(struct mii_bus *bus)
1441 +{
1442 +       unsigned cnt = 10000;
1443 +
1444 +       while (likely(cnt--)) {
1445 +               unsigned ctrl = ltq_mdio_r32(MDIO_CTRL);
1446 +               if ((ctrl & MDIO_BUSY) == 0)
1447 +                       return 0;
1448 +       }
1449 +
1450 +       return 1;
1451 +}
1452 +
1453 +static int xrx200_mdio_wr(struct mii_bus *bus, int addr, int reg, u16 val)
1454 +{
1455 +       if (xrx200_mdio_poll(bus))
1456 +               return 1;
1457 +
1458 +       ltq_mdio_w32(val, MDIO_WRITE);
1459 +       ltq_mdio_w32(MDIO_BUSY | MDIO_WR |
1460 +               ((addr & MDIO_MASK) << MDIO_ADDRSHIFT) |
1461 +               (reg & MDIO_MASK),
1462 +               MDIO_CTRL);
1463 +
1464 +       return 0;
1465 +}
1466 +
1467 +static int xrx200_mdio_rd(struct mii_bus *bus, int addr, int reg)
1468 +{
1469 +       if (xrx200_mdio_poll(bus))
1470 +               return -1;
1471 +
1472 +       ltq_mdio_w32(MDIO_BUSY | MDIO_RD |
1473 +               ((addr & MDIO_MASK) << MDIO_ADDRSHIFT) |
1474 +               (reg & MDIO_MASK),
1475 +               MDIO_CTRL);
1476 +
1477 +       if (xrx200_mdio_poll(bus))
1478 +               return -1;
1479 +
1480 +       return ltq_mdio_r32(MDIO_READ);
1481 +}
1482 +
1483 +static int xrx200_mdio_probe(struct net_device *dev, struct xrx200_port *port)
1484 +{
1485 +       struct xrx200_priv *priv = netdev_priv(dev);
1486 +       struct phy_device *phydev = NULL;
1487 +       unsigned val;
1488 +
1489 +       phydev = priv->hw->mii_bus->phy_map[port->phy_addr];
1490 +
1491 +       if (!phydev) {
1492 +               netdev_err(dev, "no PHY found\n");
1493 +               return -ENODEV;
1494 +       }
1495 +
1496 +       phydev = phy_connect(dev, dev_name(&phydev->dev), &xrx200_mdio_link,
1497 +                               port->phy_if);
1498 +
1499 +       if (IS_ERR(phydev)) {
1500 +               netdev_err(dev, "Could not attach to PHY\n");
1501 +               return PTR_ERR(phydev);
1502 +       }
1503 +
1504 +       phydev->supported &= (SUPPORTED_10baseT_Half
1505 +                       | SUPPORTED_10baseT_Full
1506 +                       | SUPPORTED_100baseT_Half
1507 +                       | SUPPORTED_100baseT_Full
1508 +                       | SUPPORTED_1000baseT_Half
1509 +                       | SUPPORTED_1000baseT_Full
1510 +                       | SUPPORTED_Autoneg
1511 +                       | SUPPORTED_MII
1512 +                       | SUPPORTED_TP);
1513 +       phydev->advertising = phydev->supported;
1514 +       port->phydev = phydev;
1515 +
1516 +       pr_info("%s: attached PHY [%s] (phy_addr=%s, irq=%d)\n",
1517 +               dev->name, phydev->drv->name,
1518 +               dev_name(&phydev->dev), phydev->irq);
1519 +
1520 +#ifdef SW_POLLING
1521 +       phy_read_status(phydev);
1522 +
1523 +       val = xrx200_mdio_rd(priv->hw->mii_bus, MDIO_DEVAD_NONE, MII_CTRL1000);
1524 +       val |= ADVERTIZE_MPD;
1525 +       xrx200_mdio_wr(priv->hw->mii_bus, MDIO_DEVAD_NONE, MII_CTRL1000, val);
1526 +       xrx200_mdio_wr(priv->hw->mii_bus, 0, 0, 0x1040);
1527 +
1528 +       phy_start_aneg(phydev);
1529 +#endif
1530 +       return 0;
1531 +}
1532 +
1533 +static void xrx200_port_config(struct xrx200_priv *priv,
1534 +               const struct xrx200_port *port)
1535 +{
1536 +       u16 miimode = 0;
1537 +
1538 +       switch (port->num) {
1539 +       case 0: /* xMII0 */
1540 +       case 1: /* xMII1 */
1541 +               switch (port->phy_if) {
1542 +               case PHY_INTERFACE_MODE_MII:
1543 +                       if (port->flags & XRX200_PORT_TYPE_PHY)
1544 +                               /* MII MAC mode, connected to external PHY */
1545 +                               miimode = MII_CFG_MODE_MIIM;
1546 +                       else
1547 +                               /* MII PHY mode, connected to external MAC */
1548 +                               miimode = MII_CFG_MODE_MIIP;
1549 +                       break;
1550 +               case PHY_INTERFACE_MODE_RMII:
1551 +                       if (port->flags & XRX200_PORT_TYPE_PHY)
1552 +                               /* RMII MAC mode, connected to external PHY */
1553 +                               miimode = MII_CFG_MODE_RMIIM;
1554 +                       else
1555 +                               /* RMII PHY mode, connected to external MAC */
1556 +                               miimode = MII_CFG_MODE_RMIIP;
1557 +                       break;
1558 +               case PHY_INTERFACE_MODE_RGMII:
1559 +                       /* RGMII MAC mode, connected to external PHY */
1560 +                       miimode = MII_CFG_MODE_RGMII;
1561 +                       break;
1562 +               default:
1563 +                       break;
1564 +               }
1565 +               break;
1566 +       case 2: /* internal GPHY0 */
1567 +       case 3: /* internal GPHY0 */
1568 +       case 4: /* internal GPHY1 */
1569 +               switch (port->phy_if) {
1570 +                       case PHY_INTERFACE_MODE_MII:
1571 +                       case PHY_INTERFACE_MODE_GMII:
1572 +                               /* MII MAC mode, connected to internal GPHY */
1573 +                               miimode = MII_CFG_MODE_MIIM;
1574 +                               break;
1575 +                       default:
1576 +                               break;
1577 +               }
1578 +               break;
1579 +       case 5: /* internal GPHY1 or xMII2 */
1580 +               switch (port->phy_if) {
1581 +               case PHY_INTERFACE_MODE_MII:
1582 +                       /* MII MAC mode, connected to internal GPHY */
1583 +                       miimode = MII_CFG_MODE_MIIM;
1584 +                       break;
1585 +               case PHY_INTERFACE_MODE_RGMII:
1586 +                       /* RGMII MAC mode, connected to external PHY */
1587 +                       miimode = MII_CFG_MODE_RGMII;
1588 +                       break;
1589 +               default:
1590 +                       break;
1591 +               }
1592 +               break;
1593 +       default:
1594 +               break;
1595 +       }
1596 +
1597 +       ltq_mii_w32_mask(MII_CFG_MODE_MASK, miimode | MII_CFG_EN,
1598 +               MII_CFG(port->num));
1599 +}
1600 +
1601 +static int xrx200_init(struct net_device *dev)
1602 +{
1603 +       struct xrx200_priv *priv = netdev_priv(dev);
1604 +       struct sockaddr mac;
1605 +       int err, i;
1606 +
1607 +#ifndef SW_POLLING
1608 +       unsigned int reg = 0;
1609 +
1610 +       /* enable auto polling */
1611 +       for (i = 0; i < priv->num_port; i++)
1612 +               reg |= BIT(priv->port[i].num);
1613 +       ltq_mdio_w32(reg, MDIO_CLK_CFG0);
1614 +       ltq_mdio_w32(MDIO1_25MHZ, MDIO_CLK_CFG1);
1615 +#endif
1616 +
1617 +       /* setup each port */
1618 +       for (i = 0; i < priv->num_port; i++)
1619 +               xrx200_port_config(priv, &priv->port[i]);
1620 +
1621 +       memcpy(&mac.sa_data, priv->mac, ETH_ALEN);
1622 +       if (!is_valid_ether_addr(mac.sa_data)) {
1623 +               pr_warn("net-xrx200: invalid MAC, using random\n");
1624 +               eth_random_addr(mac.sa_data);
1625 +               dev->addr_assign_type |= NET_ADDR_RANDOM;
1626 +       }
1627 +
1628 +       err = eth_mac_addr(dev, &mac);
1629 +       if (err)
1630 +               goto err_netdev;
1631 +
1632 +       for (i = 0; i < priv->num_port; i++)
1633 +               if (xrx200_mdio_probe(dev, &priv->port[i]))
1634 +                       pr_warn("xrx200-mdio: probing phy of port %d failed\n",
1635 +                                        priv->port[i].num);
1636 +
1637 +       return 0;
1638 +
1639 +err_netdev:
1640 +       unregister_netdev(dev);
1641 +       free_netdev(dev);
1642 +       return err;
1643 +}
1644 +
1645 +static void xrx200_pci_microcode(void)
1646 +{
1647 +       int i;
1648 +
1649 +       ltq_switch_w32_mask(PCE_TBL_CFG_ADDR_MASK | PCE_TBL_CFG_ADWR_MASK,
1650 +               PCE_TBL_CFG_ADWR, PCE_TBL_CTRL);
1651 +       ltq_switch_w32(0, PCE_TBL_MASK);
1652 +
1653 +       for (i = 0; i < ARRAY_SIZE(pce_microcode); i++) {
1654 +               ltq_switch_w32(i, PCE_TBL_ADDR);
1655 +               ltq_switch_w32(pce_microcode[i].val[3], PCE_TBL_VAL(0));
1656 +               ltq_switch_w32(pce_microcode[i].val[2], PCE_TBL_VAL(1));
1657 +               ltq_switch_w32(pce_microcode[i].val[1], PCE_TBL_VAL(2));
1658 +               ltq_switch_w32(pce_microcode[i].val[0], PCE_TBL_VAL(3));
1659 +
1660 +               // start the table access:
1661 +               ltq_switch_w32_mask(0, PCE_TBL_BUSY, PCE_TBL_CTRL);
1662 +               while (ltq_switch_r32(PCE_TBL_CTRL) & PCE_TBL_BUSY);
1663 +       }
1664 +
1665 +       /* tell the switch that the microcode is loaded */
1666 +       ltq_switch_w32_mask(0, BIT(3), PCE_GCTRL_REG(0));
1667 +}
1668 +
1669 +static void xrx200_hw_init(struct xrx200_hw *hw)
1670 +{
1671 +       int i;
1672 +
1673 +       /* enable clock gate */
1674 +       clk_enable(hw->clk);
1675 +
1676 +       ltq_switch_w32(1, 0);
1677 +       mdelay(100);
1678 +       ltq_switch_w32(0, 0);
1679 +       /*
1680 +        * TODO: we should really disbale all phys/miis here and explicitly
1681 +        * enable them in the device secific init function
1682 +        */
1683 +
1684 +       /* disable port fetch/store dma */
1685 +       for (i = 0; i < 7; i++ ) {
1686 +               ltq_switch_w32(0, FDMA_PCTRLx(i));
1687 +               ltq_switch_w32(0, SDMA_PCTRLx(i));
1688 +       }
1689 +
1690 +       /* enable Switch */
1691 +       ltq_mdio_w32_mask(0, MDIO_GLOB_ENABLE, MDIO_GLOB);
1692 +
1693 +       /* load the pce microcode */
1694 +       xrx200_pci_microcode();
1695 +
1696 +       /* Default unknown Broadcat/Multicast/Unicast port maps */
1697 +       ltq_switch_w32(0x7f, PCE_PMAP1);
1698 +       ltq_switch_w32(0x7f, PCE_PMAP2);
1699 +       ltq_switch_w32(0x7f, PCE_PMAP3);
1700 +
1701 +       /* RMON Counter Enable for all physical ports */
1702 +       for (i = 0; i < 7; i++)
1703 +               ltq_switch_w32(0x1, BM_PCFG(i));
1704 +
1705 +       /* disable auto polling */
1706 +       ltq_mdio_w32(0x0, MDIO_CLK_CFG0);
1707 +
1708 +       /* enable port statistic counters */
1709 +       for (i = 0; i < 7; i++)
1710 +               ltq_switch_w32(0x1, BM_PCFGx(i));
1711 +
1712 +       /* set IPG to 12 */
1713 +       ltq_pmac_w32_mask(PMAC_IPG_MASK, 0xb, PMAC_RX_IPG);
1714 +
1715 +#ifdef SW_ROUTING
1716 +       /* enable status header, enable CRC */
1717 +       ltq_pmac_w32_mask(0,
1718 +               PMAC_HD_CTL_RST | PMAC_HD_CTL_AST | PMAC_HD_CTL_RXSH | PMAC_HD_CTL_AS | PMAC_HD_CTL_AC | PMAC_HD_CTL_RC,
1719 +               PMAC_HD_CTL);
1720 +#else
1721 +       /* disable status header, enable CRC */
1722 +       ltq_pmac_w32_mask(PMAC_HD_CTL_AST | PMAC_HD_CTL_RXSH | PMAC_HD_CTL_AS,
1723 +               PMAC_HD_CTL_AC | PMAC_HD_CTL_RC,
1724 +               PMAC_HD_CTL);
1725 +#endif
1726 +
1727 +       /* enable port fetch/store dma & VLAN Modification */
1728 +       for (i = 0; i < 7; i++ ) {
1729 +               ltq_switch_w32_mask(0, 0x19, FDMA_PCTRLx(i));
1730 +               ltq_switch_w32_mask(0, 0x01, SDMA_PCTRLx(i));
1731 +               ltq_switch_w32_mask(0, PCE_INGRESS, PCE_PCTRL_REG(i, 0));
1732 +       }
1733 +
1734 +       /* enable special tag insertion on cpu port */
1735 +       ltq_switch_w32_mask(0, 0x02, FDMA_PCTRLx(6));
1736 +       ltq_switch_w32_mask(0, PCE_INGRESS, PCE_PCTRL_REG(6, 0));
1737 +       ltq_switch_w32_mask(0, BIT(3), MAC_CTRL_REG(6, 2));
1738 +       ltq_switch_w32(1518 + 8 + 4 * 2, MAC_FLEN_REG);
1739 +}
1740 +
1741 +static void xrx200_hw_cleanup(struct xrx200_hw *hw)
1742 +{
1743 +       int i;
1744 +
1745 +       /* disable the switch */
1746 +       ltq_mdio_w32_mask(MDIO_GLOB_ENABLE, 0, MDIO_GLOB);
1747 +
1748 +       /* free the channels and IRQs */
1749 +       for (i = 0; i < 2; i++) {
1750 +               ltq_dma_free(&hw->chan[i].dma);
1751 +               if (hw->chan[i].dma.irq)
1752 +                       free_irq(hw->chan[i].dma.irq, hw);
1753 +       }
1754 +
1755 +       /* free the allocated RX ring */
1756 +       for (i = 0; i < LTQ_DESC_NUM; i++)
1757 +               dev_kfree_skb_any(hw->chan[XRX200_DMA_RX].skb[i]);
1758 +
1759 +       /* clear the mdio bus */
1760 +       mdiobus_unregister(hw->mii_bus);
1761 +       mdiobus_free(hw->mii_bus);
1762 +
1763 +       /* release the clock */
1764 +       clk_disable(hw->clk);
1765 +       clk_put(hw->clk);
1766 +}
1767 +
1768 +static int xrx200_of_mdio(struct xrx200_hw *hw, struct device_node *np)
1769 +{
1770 +       hw->mii_bus = mdiobus_alloc();
1771 +       if (!hw->mii_bus)
1772 +               return -ENOMEM;
1773 +
1774 +       hw->mii_bus->read = xrx200_mdio_rd;
1775 +       hw->mii_bus->write = xrx200_mdio_wr;
1776 +       hw->mii_bus->name = "lantiq,xrx200-mdio";
1777 +       snprintf(hw->mii_bus->id, MII_BUS_ID_SIZE, "%x", 0);
1778 +
1779 +       if (of_mdiobus_register(hw->mii_bus, np)) {
1780 +               mdiobus_free(hw->mii_bus);
1781 +               return -ENXIO;
1782 +       }
1783 +
1784 +       return 0;
1785 +}
1786 +
1787 +static void xrx200_of_port(struct xrx200_priv *priv, struct device_node *port)
1788 +{
1789 +       const __be32 *addr, *id = of_get_property(port, "reg", NULL);
1790 +       struct xrx200_port *p = &priv->port[priv->num_port];
1791 +
1792 +       if (!id)
1793 +               return;
1794 +
1795 +       memset(p, 0, sizeof(struct xrx200_port));
1796 +       p->phy_node = of_parse_phandle(port, "phy-handle", 0);
1797 +       addr = of_get_property(p->phy_node, "reg", NULL);
1798 +       if (!addr)
1799 +               return;
1800 +
1801 +       p->num = *id;
1802 +       p->phy_addr = *addr;
1803 +       p->phy_if = of_get_phy_mode(port);
1804 +       if (p->phy_addr > 0x10)
1805 +               p->flags = XRX200_PORT_TYPE_MAC;
1806 +       else
1807 +               p->flags = XRX200_PORT_TYPE_PHY;
1808 +       priv->num_port++;
1809 +
1810 +       p->gpio = of_get_gpio_flags(port, 0, &p->gpio_flags);
1811 +       if (gpio_is_valid(p->gpio))
1812 +               if (!gpio_request(p->gpio, "phy-reset")) {
1813 +                       gpio_direction_output(p->gpio,
1814 +                               (p->gpio_flags & OF_GPIO_ACTIVE_LOW) ? (1) : (0));
1815 +                       udelay(100);
1816 +                       gpio_set_value(p->gpio, (p->gpio_flags & OF_GPIO_ACTIVE_LOW) ? (0) : (1));
1817 +               }
1818 +       /* is this port a wan port ? */
1819 +       if (priv->wan)
1820 +               priv->hw->wan_map |= BIT(p->num);
1821 +
1822 +       priv->port_map |= BIT(p->num);
1823 +
1824 +       /* store the port id in the hw struct so we can map ports -> devices */
1825 +       priv->hw->port_map[p->num] = priv->hw->num_devs;
1826 +}
1827 +
1828 +static const struct net_device_ops xrx200_netdev_ops = {
1829 +       .ndo_init               = xrx200_init,
1830 +       .ndo_open               = xrx200_open,
1831 +       .ndo_stop               = xrx200_close,
1832 +       .ndo_start_xmit         = xrx200_start_xmit,
1833 +       .ndo_set_mac_address    = eth_mac_addr,
1834 +       .ndo_validate_addr      = eth_validate_addr,
1835 +       .ndo_change_mtu         = eth_change_mtu,
1836 +       .ndo_get_stats          = xrx200_get_stats,
1837 +       .ndo_tx_timeout         = xrx200_tx_timeout,
1838 +};
1839 +
1840 +static void xrx200_of_iface(struct xrx200_hw *hw, struct device_node *iface)
1841 +{
1842 +       struct xrx200_priv *priv;
1843 +       struct device_node *port;
1844 +       const __be32 *wan;
1845 +
1846 +       /* alloc the network device */
1847 +       hw->devs[hw->num_devs] = alloc_etherdev(sizeof(struct xrx200_priv));
1848 +       if (!hw->devs[hw->num_devs])
1849 +               return;
1850 +
1851 +       /* setup the network device */
1852 +       strcpy(hw->devs[hw->num_devs]->name, "eth%d");
1853 +       hw->devs[hw->num_devs]->netdev_ops = &xrx200_netdev_ops;
1854 +       hw->devs[hw->num_devs]->watchdog_timeo = XRX200_TX_TIMEOUT;
1855 +       hw->devs[hw->num_devs]->needed_headroom = XRX200_HEADROOM;
1856 +
1857 +       /* setup our private data */
1858 +       priv = netdev_priv(hw->devs[hw->num_devs]);
1859 +       priv->hw = hw;
1860 +       of_get_mac_address_mtd(iface, priv->mac);
1861 +       priv->id = hw->num_devs;
1862 +
1863 +       /* is this the wan interface ? */
1864 +       wan = of_get_property(iface, "lantiq,wan", NULL);
1865 +       if (wan && (*wan == 1))
1866 +               priv->wan = 1;
1867 +
1868 +       /* should the switch be enabled on this interface ? */
1869 +       if (of_find_property(iface, "lantiq,switch", NULL))
1870 +               priv->sw = 1;
1871 +
1872 +       /* load the ports that are part of the interface */
1873 +       for_each_child_of_node(iface, port)
1874 +               if (of_device_is_compatible(port, "lantiq,xrx200-pdi-port"))
1875 +                       xrx200_of_port(priv, port);
1876 +
1877 +       /* register the actual device */
1878 +       if (!register_netdev(hw->devs[hw->num_devs]))
1879 +               hw->num_devs++;
1880 +}
1881 +
1882 +static struct xrx200_hw xrx200_hw;
1883 +
1884 +static int xrx200_probe(struct platform_device *pdev)
1885 +{
1886 +       struct resource *res[4];
1887 +       struct device_node *mdio_np, *iface_np;
1888 +       int i;
1889 +
1890 +       /* load the memory ranges */
1891 +       for (i = 0; i < 4; i++) {
1892 +               res[i] = platform_get_resource(pdev, IORESOURCE_MEM, i);
1893 +               if (!res[i]) {
1894 +                       dev_err(&pdev->dev, "failed to get resources\n");
1895 +                       return -ENOENT;
1896 +               }
1897 +       }
1898 +       xrx200_switch_membase = devm_ioremap_resource(&pdev->dev, res[0]);
1899 +       xrx200_mdio_membase = devm_ioremap_resource(&pdev->dev, res[1]);
1900 +       xrx200_mii_membase = devm_ioremap_resource(&pdev->dev, res[2]);
1901 +       xrx200_pmac_membase = devm_ioremap_resource(&pdev->dev, res[3]);
1902 +       if (!xrx200_switch_membase || !xrx200_mdio_membase ||
1903 +                       !xrx200_mii_membase || !xrx200_pmac_membase) {
1904 +               dev_err(&pdev->dev, "failed to request and remap io ranges \n");
1905 +               return -ENOMEM;
1906 +       }
1907 +
1908 +       /* get the clock */
1909 +       xrx200_hw.clk = clk_get(&pdev->dev, NULL);
1910 +       if (IS_ERR(xrx200_hw.clk)) {
1911 +               dev_err(&pdev->dev, "failed to get clock\n");
1912 +               return PTR_ERR(xrx200_hw.clk);
1913 +       }
1914 +
1915 +       /* bring up the dma engine and IP core */
1916 +       spin_lock_init(&xrx200_hw.lock);
1917 +       xrx200_dma_init(&xrx200_hw);
1918 +       xrx200_hw_init(&xrx200_hw);
1919 +       tasklet_init(&xrx200_hw.chan[XRX200_DMA_TX].tasklet, xrx200_tx_housekeeping, (u32) &xrx200_hw);
1920 +
1921 +       /* bring up the mdio bus */
1922 +       mdio_np = of_find_compatible_node(pdev->dev.of_node, NULL,
1923 +                               "lantiq,xrx200-mdio");
1924 +       if (mdio_np)
1925 +               if (xrx200_of_mdio(&xrx200_hw, mdio_np))
1926 +                       dev_err(&pdev->dev, "mdio probe failed\n");
1927 +
1928 +       /* load the interfaces */
1929 +       for_each_child_of_node(pdev->dev.of_node, iface_np)
1930 +               if (of_device_is_compatible(iface_np, "lantiq,xrx200-pdi")) {
1931 +                       if (xrx200_hw.num_devs < XRX200_MAX_DEV)
1932 +                               xrx200_of_iface(&xrx200_hw, iface_np);
1933 +                       else
1934 +                               dev_err(&pdev->dev,
1935 +                                       "only %d interfaces allowed\n",
1936 +                                       XRX200_MAX_DEV);
1937 +               }
1938 +
1939 +       if (!xrx200_hw.num_devs) {
1940 +               xrx200_hw_cleanup(&xrx200_hw);
1941 +               dev_err(&pdev->dev, "failed to load interfaces\n");
1942 +               return -ENOENT;
1943 +       }
1944 +
1945 +       xrx200sw_init(&xrx200_hw);
1946 +
1947 +       /* set wan port mask */
1948 +       ltq_pmac_w32(xrx200_hw.wan_map, PMAC_EWAN);
1949 +
1950 +       for (i = 0; i < xrx200_hw.num_devs; i++) {
1951 +               xrx200_hw.chan[XRX200_DMA_RX].devs[i] = xrx200_hw.devs[i];
1952 +               xrx200_hw.chan[XRX200_DMA_TX].devs[i] = xrx200_hw.devs[i];
1953 +       }
1954 +
1955 +       /* setup NAPI */
1956 +       init_dummy_netdev(&xrx200_hw.chan[XRX200_DMA_RX].dummy_dev);
1957 +       netif_napi_add(&xrx200_hw.chan[XRX200_DMA_RX].dummy_dev,
1958 +                       &xrx200_hw.chan[XRX200_DMA_RX].napi, xrx200_poll_rx, 32);
1959 +
1960 +       platform_set_drvdata(pdev, &xrx200_hw);
1961 +
1962 +       return 0;
1963 +}
1964 +
1965 +static int xrx200_remove(struct platform_device *pdev)
1966 +{
1967 +       struct net_device *dev = platform_get_drvdata(pdev);
1968 +       struct xrx200_priv *priv;
1969 +
1970 +       if (!dev)
1971 +               return 0;
1972 +
1973 +       priv = netdev_priv(dev);
1974 +
1975 +       /* free stack related instances */
1976 +       netif_stop_queue(dev);
1977 +       netif_napi_del(&xrx200_hw.chan[XRX200_DMA_RX].napi);
1978 +
1979 +       /* shut down hardware */
1980 +       xrx200_hw_cleanup(&xrx200_hw);
1981 +
1982 +       /* remove the actual device */
1983 +       unregister_netdev(dev);
1984 +       free_netdev(dev);
1985 +
1986 +       return 0;
1987 +}
1988 +
1989 +static const struct of_device_id xrx200_match[] = {
1990 +       { .compatible = "lantiq,xrx200-net" },
1991 +       {},
1992 +};
1993 +MODULE_DEVICE_TABLE(of, xrx200_match);
1994 +
1995 +static struct platform_driver xrx200_driver = {
1996 +       .probe = xrx200_probe,
1997 +       .remove = xrx200_remove,
1998 +       .driver = {
1999 +               .name = "lantiq,xrx200-net",
2000 +               .of_match_table = xrx200_match,
2001 +               .owner = THIS_MODULE,
2002 +       },
2003 +};
2004 +
2005 +module_platform_driver(xrx200_driver);
2006 +
2007 +MODULE_AUTHOR("John Crispin <blogic@openwrt.org>");
2008 +MODULE_DESCRIPTION("Lantiq SoC XRX200 ethernet");
2009 +MODULE_LICENSE("GPL");
2010 --- /dev/null
2011 +++ b/drivers/net/ethernet/lantiq_xrx200_sw.h
2012 @@ -0,0 +1,1328 @@
2013 +/*
2014 + *   This program is free software; you can redistribute it and/or modify it
2015 + *   under the terms of the GNU General Public License version 2 as published
2016 + *   by the Free Software Foundation.
2017 + *
2018 + *   This program is distributed in the hope that it will be useful,
2019 + *   but WITHOUT ANY WARRANTY; without even the implied warranty of
2020 + *   MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
2021 + *   GNU General Public License for more details.
2022 + *
2023 + *   You should have received a copy of the GNU General Public License
2024 + *   along with this program; if not, write to the Free Software
2025 + *   Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307, USA.
2026 + *
2027 + *   Copyright (C) 2010 Lantiq Deutschland GmbH
2028 + *   Copyright (C) 2013 Antonios Vamporakis <vamporakis@yahoo.com>
2029 + *
2030 + *   VR9 switch registers extracted from 310TUJ0 switch api
2031 + *   WARNING mult values of 0x00 may not be correct
2032 + *
2033 + */
2034 +
2035 +enum {
2036 +//     XRX200_ETHSW_SWRES,            /* Ethernet Switch ResetControl Register */
2037 +//     XRX200_ETHSW_SWRES_R1,         /* Hardware Reset */
2038 +//     XRX200_ETHSW_SWRES_R0,         /* Register Configuration */
2039 +//     XRX200_ETHSW_CLK_MAC_GAT,      /* Ethernet Switch Clock ControlRegister  */
2040 +//     XRX200_ETHSW_CLK_EXP_SLEEP,    /* Exponent to put system into sleep */
2041 +//     XRX200_ETHSW_CLK_EXP_WAKE,     /* Exponent to wake up system */
2042 +//     XRX200_ETHSW_CLK_CLK2_EN,      /* CLK2 Input for MAC */
2043 +//     XRX200_ETHSW_CLK_EXT_DIV_EN,   /* External Clock Divider Enable */
2044 +//     XRX200_ETHSW_CLK_RAM_DBG_EN,   /* Clock Gating Enable */
2045 +//     XRX200_ETHSW_CLK_REG_GAT_EN,   /* Clock Gating Enable */
2046 +//     XRX200_ETHSW_CLK_GAT_EN,       /* Clock Gating Enable */
2047 +//     XRX200_ETHSW_CLK_MAC_GAT_EN,   /* Clock Gating Enable */
2048 +//     XRX200_ETHSW_DBG_STEP,         /* Ethernet Switch Debug ControlRegister */
2049 +//     XRX200_ETHSW_DBG_CLK_SEL,      /* Trigger Enable */
2050 +//     XRX200_ETHSW_DBG_MON_EN,       /* Monitoring Enable */
2051 +//     XRX200_ETHSW_DBG_TRIG_EN,      /* Trigger Enable */
2052 +//     XRX200_ETHSW_DBG_MODE,         /* Debug Mode */
2053 +//     XRX200_ETHSW_DBG_STEP_TIME,    /* Clock Step Size */
2054 +//     XRX200_ETHSW_SSB_MODE,         /* Ethernet Switch SharedSegment Buffer Mode Register */
2055 +//     XRX200_ETHSW_SSB_MODE_ADDE,    /* Memory Address */
2056 +//     XRX200_ETHSW_SSB_MODE_MODE,    /* Memory Access Mode */
2057 +//     XRX200_ETHSW_SSB_ADDR,         /* Ethernet Switch SharedSegment Buffer Address Register */
2058 +//     XRX200_ETHSW_SSB_ADDR_ADDE,    /* Memory Address */
2059 +//     XRX200_ETHSW_SSB_DATA,         /* Ethernet Switch SharedSegment Buffer Data Register */
2060 +//     XRX200_ETHSW_SSB_DATA_DATA,    /* Data Value */
2061 +//     XRX200_ETHSW_CAP_0,            /* Ethernet Switch CapabilityRegister 0 */
2062 +//     XRX200_ETHSW_CAP_0_SPEED,      /* Clock frequency */
2063 +//     XRX200_ETHSW_CAP_1,            /* Ethernet Switch CapabilityRegister 1 */
2064 +//     XRX200_ETHSW_CAP_1_GMAC,       /* MAC operation mode */
2065 +//     XRX200_ETHSW_CAP_1_QUEUE,      /* Number of queues */
2066 +//     XRX200_ETHSW_CAP_1_VPORTS,     /* Number of virtual ports */
2067 +//     XRX200_ETHSW_CAP_1_PPORTS,     /* Number of physical ports */
2068 +//     XRX200_ETHSW_CAP_2,            /* Ethernet Switch CapabilityRegister 2 */
2069 +//     XRX200_ETHSW_CAP_2_PACKETS,    /* Number of packets */
2070 +//     XRX200_ETHSW_CAP_3,            /* Ethernet Switch CapabilityRegister 3 */
2071 +//     XRX200_ETHSW_CAP_3_METERS,     /* Number of traffic meters */
2072 +//     XRX200_ETHSW_CAP_3_SHAPERS,    /* Number of traffic shapers */
2073 +//     XRX200_ETHSW_CAP_4,            /* Ethernet Switch CapabilityRegister 4 */
2074 +//     XRX200_ETHSW_CAP_4_PPPOE,      /* PPPoE table size */
2075 +//     XRX200_ETHSW_CAP_4_VLAN,       /* Active VLAN table size */
2076 +//     XRX200_ETHSW_CAP_5,            /* Ethernet Switch CapabilityRegister 5 */
2077 +//     XRX200_ETHSW_CAP_5_IPPLEN,     /* IP packet length table size */
2078 +//     XRX200_ETHSW_CAP_5_PROT,       /* Protocol table size */
2079 +//     XRX200_ETHSW_CAP_6,            /* Ethernet Switch CapabilityRegister 6 */
2080 +//     XRX200_ETHSW_CAP_6_MACDASA,    /* MAC DA/SA table size */
2081 +//     XRX200_ETHSW_CAP_6_APPL,       /* Application table size */
2082 +//     XRX200_ETHSW_CAP_7,            /* Ethernet Switch CapabilityRegister 7 */
2083 +//     XRX200_ETHSW_CAP_7_IPDASAM,    /* IP DA/SA MSB table size */
2084 +//     XRX200_ETHSW_CAP_7_IPDASAL,    /* IP DA/SA LSB table size */
2085 +//     XRX200_ETHSW_CAP_8,            /* Ethernet Switch CapabilityRegister 8 */
2086 +//     XRX200_ETHSW_CAP_8_MCAST,      /* Multicast table size */
2087 +//     XRX200_ETHSW_CAP_9,            /* Ethernet Switch CapabilityRegister 9 */
2088 +//     XRX200_ETHSW_CAP_9_FLAGG,      /* Flow Aggregation table size */
2089 +//     XRX200_ETHSW_CAP_10,           /* Ethernet Switch CapabilityRegister 10 */
2090 +//     XRX200_ETHSW_CAP_10_MACBT,     /* MAC bridging table size */
2091 +//     XRX200_ETHSW_CAP_11,           /* Ethernet Switch CapabilityRegister 11 */
2092 +//     XRX200_ETHSW_CAP_11_BSIZEL,    /* Packet buffer size (lower part, in byte) */
2093 +//     XRX200_ETHSW_CAP_12,           /* Ethernet Switch CapabilityRegister 12 */
2094 +//     XRX200_ETHSW_CAP_12_BSIZEH,    /* Packet buffer size (higher part, in byte) */
2095 +//     XRX200_ETHSW_VERSION_REV,      /* Ethernet Switch VersionRegister */
2096 +//     XRX200_ETHSW_VERSION_MOD_ID,   /* Module Identification */
2097 +//     XRX200_ETHSW_VERSION_REV_ID,   /* Hardware Revision Identification */
2098 +//     XRX200_ETHSW_IER,              /* Interrupt Enable Register */
2099 +//     XRX200_ETHSW_IER_FDMAIE,       /* Fetch DMA Interrupt Enable */
2100 +//     XRX200_ETHSW_IER_SDMAIE,       /* Store DMA Interrupt Enable */
2101 +//     XRX200_ETHSW_IER_MACIE,        /* Ethernet MAC Interrupt Enable */
2102 +//     XRX200_ETHSW_IER_PCEIE,        /* Parser and Classification Engine Interrupt Enable */
2103 +//     XRX200_ETHSW_IER_BMIE,         /* Buffer Manager Interrupt Enable */
2104 +//     XRX200_ETHSW_ISR,              /* Interrupt Status Register */
2105 +//     XRX200_ETHSW_ISR_FDMAINT,      /* Fetch DMA Interrupt */
2106 +//     XRX200_ETHSW_ISR_SDMAINT,      /* Store DMA Interrupt */
2107 +//     XRX200_ETHSW_ISR_MACINT,       /* Ethernet MAC Interrupt */
2108 +//     XRX200_ETHSW_ISR_PCEINT,       /* Parser and Classification Engine Interrupt */
2109 +//     XRX200_ETHSW_ISR_BMINT,        /* Buffer Manager Interrupt */
2110 +//     XRX200_ETHSW_SPARE_0,          /* Ethernet Switch SpareCells 0 */
2111 +//     XRX200_ETHSW_SPARE_0_SPARE,    /* SPARE0  */
2112 +//     XRX200_ETHSW_SPARE_1,          /* Ethernet Switch SpareCells 1 */
2113 +//     XRX200_ETHSW_SPARE_1_SPARE,    /* SPARE1  */
2114 +//     XRX200_ETHSW_SPARE_2,          /* Ethernet Switch SpareCells 2 */
2115 +//     XRX200_ETHSW_SPARE_2_SPARE,    /* SPARE2  */
2116 +//     XRX200_ETHSW_SPARE_3,          /* Ethernet Switch SpareCells 3 */
2117 +//     XRX200_ETHSW_SPARE_3_SPARE,    /* SPARE3  */
2118 +//     XRX200_ETHSW_SPARE_4,          /* Ethernet Switch SpareCells 4 */
2119 +//     XRX200_ETHSW_SPARE_4_SPARE,    /* SPARE4  */
2120 +//     XRX200_ETHSW_SPARE_5,          /* Ethernet Switch SpareCells 5 */
2121 +//     XRX200_ETHSW_SPARE_5_SPARE,    /* SPARE5  */
2122 +//     XRX200_ETHSW_SPARE_6,          /* Ethernet Switch SpareCells 6 */
2123 +//     XRX200_ETHSW_SPARE_6_SPARE,    /* SPARE6  */
2124 +//     XRX200_ETHSW_SPARE_7,          /* Ethernet Switch SpareCells 7 */
2125 +//     XRX200_ETHSW_SPARE_7_SPARE,    /* SPARE7  */
2126 +//     XRX200_ETHSW_SPARE_8,          /* Ethernet Switch SpareCells 8 */
2127 +//     XRX200_ETHSW_SPARE_8_SPARE,    /* SPARE8  */
2128 +//     XRX200_ETHSW_SPARE_9,          /* Ethernet Switch SpareCells 9 */
2129 +//     XRX200_ETHSW_SPARE_9_SPARE,    /* SPARE9  */
2130 +//     XRX200_ETHSW_SPARE_10,         /* Ethernet Switch SpareCells 10 */
2131 +//     XRX200_ETHSW_SPARE_10_SPARE,   /* SPARE10  */
2132 +//     XRX200_ETHSW_SPARE_11,         /* Ethernet Switch SpareCells 11 */
2133 +//     XRX200_ETHSW_SPARE_11_SPARE,   /* SPARE11  */
2134 +//     XRX200_ETHSW_SPARE_12,         /* Ethernet Switch SpareCells 12 */
2135 +//     XRX200_ETHSW_SPARE_12_SPARE,   /* SPARE12  */
2136 +//     XRX200_ETHSW_SPARE_13,         /* Ethernet Switch SpareCells 13 */
2137 +//     XRX200_ETHSW_SPARE_13_SPARE,   /* SPARE13  */
2138 +//     XRX200_ETHSW_SPARE_14,         /* Ethernet Switch SpareCells 14 */
2139 +//     XRX200_ETHSW_SPARE_14_SPARE,   /* SPARE14  */
2140 +//     XRX200_ETHSW_SPARE_15,         /* Ethernet Switch SpareCells 15 */
2141 +//     XRX200_ETHSW_SPARE_15_SPARE,   /* SPARE15  */
2142 +//     XRX200_BM_RAM_VAL_3,           /* RAM Value Register 3 */
2143 +//     XRX200_BM_RAM_VAL_3_VAL3,      /* Data value [15:0] */
2144 +//     XRX200_BM_RAM_VAL_2,           /* RAM Value Register 2 */
2145 +//     XRX200_BM_RAM_VAL_2_VAL2,      /* Data value [15:0] */
2146 +//     XRX200_BM_RAM_VAL_1,           /* RAM Value Register 1 */
2147 +//     XRX200_BM_RAM_VAL_1_VAL1,      /* Data value [15:0] */
2148 +//     XRX200_BM_RAM_VAL_0,           /* RAM Value Register 0 */
2149 +//     XRX200_BM_RAM_VAL_0_VAL0,      /* Data value [15:0] */
2150 +//     XRX200_BM_RAM_ADDR,            /* RAM Address Register */
2151 +//     XRX200_BM_RAM_ADDR_ADDR,       /* RAM Address */
2152 +//     XRX200_BM_RAM_CTRL,            /* RAM Access Control Register */
2153 +//     XRX200_BM_RAM_CTRL_BAS,        /* Access Busy/Access Start */
2154 +//     XRX200_BM_RAM_CTRL_OPMOD,      /* Lookup Table Access Operation Mode */
2155 +//     XRX200_BM_RAM_CTRL_ADDR,       /* Address for RAM selection */
2156 +//     XRX200_BM_FSQM_GCTRL,          /* Free Segment Queue ManagerGlobal Control Register */
2157 +//     XRX200_BM_FSQM_GCTRL_SEGNUM,   /* Maximum Segment Number */
2158 +//     XRX200_BM_CONS_SEG,            /* Number of Consumed SegmentsRegister */
2159 +//     XRX200_BM_CONS_SEG_FSEG,       /* Number of Consumed Segments */
2160 +//     XRX200_BM_CONS_PKT,            /* Number of Consumed PacketPointers Register */
2161 +//     XRX200_BM_CONS_PKT_FQP,        /* Number of Consumed Packet Pointers */
2162 +//     XRX200_BM_GCTRL_F,             /* Buffer Manager Global ControlRegister 0 */
2163 +//     XRX200_BM_GCTRL_BM_STA,        /* Buffer Manager Initialization Status Bit */
2164 +//     XRX200_BM_GCTRL_SAT,           /* RMON Counter Update Mode */
2165 +//     XRX200_BM_GCTRL_FR_RBC,        /* Freeze RMON RX Bad Byte 64 Bit Counter */
2166 +//     XRX200_BM_GCTRL_FR_RGC,        /* Freeze RMON RX Good Byte 64 Bit Counter */
2167 +//     XRX200_BM_GCTRL_FR_TGC,        /* Freeze RMON TX Good Byte 64 Bit Counter */
2168 +//     XRX200_BM_GCTRL_I_FIN,         /* RAM initialization finished */
2169 +//     XRX200_BM_GCTRL_CX_INI,        /* PQM Context RAM initialization */
2170 +//     XRX200_BM_GCTRL_FP_INI,        /* FPQM RAM initialization */
2171 +//     XRX200_BM_GCTRL_FS_INI,        /* FSQM RAM initialization */
2172 +//     XRX200_BM_GCTRL_R_SRES,        /* Software Reset for RMON */
2173 +//     XRX200_BM_GCTRL_S_SRES,        /* Software Reset for Scheduler */
2174 +//     XRX200_BM_GCTRL_A_SRES,        /* Software Reset for AVG */
2175 +//     XRX200_BM_GCTRL_P_SRES,        /* Software Reset for PQM */
2176 +//     XRX200_BM_GCTRL_F_SRES,        /* Software Reset for FSQM */
2177 +//     XRX200_BM_QUEUE_GCTRL,         /* Queue Manager GlobalControl Register 0 */
2178 +//     XRX200_BM_QUEUE_GCTRL_GL_MOD,  /* WRED Mode Signal */
2179 +//     XRX200_BM_QUEUE_GCTRL_AQUI,    /* Average Queue Update Interval */
2180 +//     XRX200_BM_QUEUE_GCTRL_AQWF,    /* Average Queue Weight Factor */
2181 +//     XRX200_BM_QUEUE_GCTRL_QAVGEN,  /* Queue Average Calculation Enable */
2182 +//     XRX200_BM_QUEUE_GCTRL_DPROB,   /* Drop Probability Profile */
2183 +//     XRX200_BM_WRED_RTH_0,          /* WRED Red Threshold Register0 */
2184 +//     XRX200_BM_WRED_RTH_0_MINTH,    /* Minimum Threshold */
2185 +//     XRX200_BM_WRED_RTH_1,          /* WRED Red Threshold Register1 */
2186 +//     XRX200_BM_WRED_RTH_1_MAXTH,    /* Maximum Threshold */
2187 +//     XRX200_BM_WRED_YTH_0,          /* WRED Yellow ThresholdRegister 0 */
2188 +//     XRX200_BM_WRED_YTH_0_MINTH,    /* Minimum Threshold */
2189 +//     XRX200_BM_WRED_YTH_1,          /* WRED Yellow ThresholdRegister 1 */
2190 +//     XRX200_BM_WRED_YTH_1_MAXTH,    /* Maximum Threshold */
2191 +//     XRX200_BM_WRED_GTH_0,          /* WRED Green ThresholdRegister 0 */
2192 +//     XRX200_BM_WRED_GTH_0_MINTH,    /* Minimum Threshold */
2193 +//     XRX200_BM_WRED_GTH_1,          /* WRED Green ThresholdRegister 1 */
2194 +//     XRX200_BM_WRED_GTH_1_MAXTH,    /* Maximum Threshold */
2195 +//     XRX200_BM_DROP_GTH_0_THR,      /* Drop Threshold ConfigurationRegister 0 */
2196 +//     XRX200_BM_DROP_GTH_0_THR_FQ,   /* Threshold for frames marked red */
2197 +//     XRX200_BM_DROP_GTH_1_THY,      /* Drop Threshold ConfigurationRegister 1 */
2198 +//     XRX200_BM_DROP_GTH_1_THY_FQ,   /* Threshold for frames marked yellow */
2199 +//     XRX200_BM_DROP_GTH_2_THG,      /* Drop Threshold ConfigurationRegister 2 */
2200 +//     XRX200_BM_DROP_GTH_2_THG_FQ,   /* Threshold for frames marked green */
2201 +//     XRX200_BM_IER,                 /* Buffer Manager Global InterruptEnable Register */
2202 +//     XRX200_BM_IER_CNT4,            /* Counter Group 4 (RMON-CLASSIFICATION) Interrupt Enable */
2203 +//     XRX200_BM_IER_CNT3,            /* Counter Group 3 (RMON-PQM) Interrupt Enable */
2204 +//     XRX200_BM_IER_CNT2,            /* Counter Group 2 (RMON-SCHEDULER) Interrupt Enable */
2205 +//     XRX200_BM_IER_CNT1,            /* Counter Group 1 (RMON-QFETCH) Interrupt Enable */
2206 +//     XRX200_BM_IER_CNT0,            /* Counter Group 0 (RMON-QSTOR) Interrupt Enable */
2207 +//     XRX200_BM_IER_DEQ,             /* PQM dequeue Interrupt Enable */
2208 +//     XRX200_BM_IER_ENQ,             /* PQM Enqueue Interrupt Enable */
2209 +//     XRX200_BM_IER_FSQM,            /* Buffer Empty Interrupt Enable */
2210 +//     XRX200_BM_ISR,                 /* Buffer Manager Global InterruptStatus Register */
2211 +//     XRX200_BM_ISR_CNT4,            /* Counter Group 4 Interrupt */
2212 +//     XRX200_BM_ISR_CNT3,            /* Counter Group 3 Interrupt */
2213 +//     XRX200_BM_ISR_CNT2,            /* Counter Group 2 Interrupt */
2214 +//     XRX200_BM_ISR_CNT1,            /* Counter Group 1 Interrupt */
2215 +//     XRX200_BM_ISR_CNT0,            /* Counter Group 0 Interrupt */
2216 +//     XRX200_BM_ISR_DEQ,             /* PQM dequeue Interrupt Enable */
2217 +//     XRX200_BM_ISR_ENQ,             /* PQM Enqueue Interrupt */
2218 +//     XRX200_BM_ISR_FSQM,            /* Buffer Empty Interrupt */
2219 +//     XRX200_BM_CISEL,               /* Buffer Manager RMON CounterInterrupt Select Register */
2220 +//     XRX200_BM_CISEL_PORT,          /* Port Number */
2221 +//     XRX200_BM_DEBUG_CTRL_DBG,      /* Debug Control Register */
2222 +//     XRX200_BM_DEBUG_CTRL_DBG_SEL,  /* Select Signal for Debug Multiplexer */
2223 +//     XRX200_BM_DEBUG_VAL_DBG,       /* Debug Value Register */
2224 +//     XRX200_BM_DEBUG_VAL_DBG_DAT,   /* Debug Data Value */
2225 +//     XRX200_BM_PCFG,                /* Buffer Manager PortConfiguration Register */
2226 +//     XRX200_BM_PCFG_CNTEN,          /* RMON Counter Enable */
2227 +//     XRX200_BM_RMON_CTRL_RAM1,      /* Buffer ManagerRMON Control Register */
2228 +//     XRX200_BM_RMON_CTRL_RAM2_RES,  /* Software Reset for RMON RAM2 */
2229 +//     XRX200_BM_RMON_CTRL_RAM1_RES,  /* Software Reset for RMON RAM1 */
2230 +//     XRX200_PQM_DP,                 /* Packet Queue ManagerDrop Probability Register */
2231 +//     XRX200_PQM_DP_DPROB,           /* Drop Probability Profile */
2232 +//     XRX200_PQM_RS,                 /* Packet Queue ManagerRate Shaper Assignment Register */
2233 +//     XRX200_PQM_RS_EN2,             /* Rate Shaper 2 Enable */
2234 +//     XRX200_PQM_RS_RS2,             /* Rate Shaper 2 */
2235 +//     XRX200_PQM_RS_EN1,             /* Rate Shaper 1 Enable */
2236 +//     XRX200_PQM_RS_RS1,             /* Rate Shaper 1 */
2237 +//     XRX200_RS_CTRL,                /* Rate Shaper ControlRegister */
2238 +//     XRX200_RS_CTRL_RSEN,           /* Rate Shaper Enable */
2239 +//     XRX200_RS_CBS,                 /* Rate Shaper CommittedBurst Size Register */
2240 +//     XRX200_RS_CBS_CBS,             /* Committed Burst Size */
2241 +//     XRX200_RS_IBS,                 /* Rate Shaper InstantaneousBurst Size Register */
2242 +//     XRX200_RS_IBS_IBS,             /* Instantaneous Burst Size */
2243 +//     XRX200_RS_CIR_EXP,             /* Rate Shaper RateExponent Register */
2244 +//     XRX200_RS_CIR_EXP_EXP,         /* Exponent */
2245 +//     XRX200_RS_CIR_MANT,            /* Rate Shaper RateMantissa Register */
2246 +//     XRX200_RS_CIR_MANT_MANT,       /* Mantissa */
2247 +       XRX200_PCE_TBL_KEY_7,          /* Table Key Data 7 */
2248 +//     XRX200_PCE_TBL_KEY_7_KEY7,     /* Key Value[15:0] */
2249 +       XRX200_PCE_TBL_KEY_6,          /* Table Key Data 6 */
2250 +//     XRX200_PCE_TBL_KEY_6_KEY6,     /* Key Value[15:0] */
2251 +       XRX200_PCE_TBL_KEY_5,          /* Table Key Data 5 */
2252 +//     XRX200_PCE_TBL_KEY_5_KEY5,     /* Key Value[15:0] */
2253 +       XRX200_PCE_TBL_KEY_4,          /* Table Key Data 4 */
2254 +//     XRX200_PCE_TBL_KEY_4_KEY4,     /* Key Value[15:0] */
2255 +       XRX200_PCE_TBL_KEY_3,          /* Table Key Data 3 */
2256 +//     XRX200_PCE_TBL_KEY_3_KEY3,     /* Key Value[15:0] */
2257 +       XRX200_PCE_TBL_KEY_2,          /* Table Key Data 2 */
2258 +//     XRX200_PCE_TBL_KEY_2_KEY2,     /* Key Value[15:0] */
2259 +       XRX200_PCE_TBL_KEY_1,          /* Table Key Data 1 */
2260 +//     XRX200_PCE_TBL_KEY_1_KEY1,     /* Key Value[31:16] */
2261 +       XRX200_PCE_TBL_KEY_0,          /* Table Key Data 0 */
2262 +//     XRX200_PCE_TBL_KEY_0_KEY0,     /* Key Value[15:0] */
2263 +       XRX200_PCE_TBL_MASK_0,         /* Table Mask Write Register0 */
2264 +//     XRX200_PCE_TBL_MASK_0_MASK0,   /* Mask Pattern [15:0] */
2265 +       XRX200_PCE_TBL_VAL_4,          /* Table Value Register4 */
2266 +//     XRX200_PCE_TBL_VAL_4_VAL4,     /* Data value [15:0] */
2267 +       XRX200_PCE_TBL_VAL_3,          /* Table Value Register3 */
2268 +//     XRX200_PCE_TBL_VAL_3_VAL3,     /* Data value [15:0] */
2269 +       XRX200_PCE_TBL_VAL_2,          /* Table Value Register2 */
2270 +//     XRX200_PCE_TBL_VAL_2_VAL2,     /* Data value [15:0] */
2271 +       XRX200_PCE_TBL_VAL_1,          /* Table Value Register1 */
2272 +//     XRX200_PCE_TBL_VAL_1_VAL1,     /* Data value [15:0] */
2273 +       XRX200_PCE_TBL_VAL_0,          /* Table Value Register0 */
2274 +//     XRX200_PCE_TBL_VAL_0_VAL0,     /* Data value [15:0] */
2275 +//     XRX200_PCE_TBL_ADDR,           /* Table Entry AddressRegister */
2276 +       XRX200_PCE_TBL_ADDR_ADDR,      /* Table Address */
2277 +//     XRX200_PCE_TBL_CTRL,           /* Table Access ControlRegister */
2278 +       XRX200_PCE_TBL_CTRL_BAS,       /* Access Busy/Access Start */
2279 +       XRX200_PCE_TBL_CTRL_TYPE,      /* Lookup Entry Type */
2280 +       XRX200_PCE_TBL_CTRL_VLD,       /* Lookup Entry Valid */
2281 +       XRX200_PCE_TBL_CTRL_GMAP,      /* Group Map */
2282 +       XRX200_PCE_TBL_CTRL_OPMOD,     /* Lookup Table Access Operation Mode */
2283 +       XRX200_PCE_TBL_CTRL_ADDR,      /* Lookup Table Address */
2284 +//     XRX200_PCE_TBL_STAT,           /* Table General StatusRegister */
2285 +//     XRX200_PCE_TBL_STAT_TBUSY,     /* Table Access Busy */
2286 +//     XRX200_PCE_TBL_STAT_TEMPT,     /* Table Empty */
2287 +//     XRX200_PCE_TBL_STAT_TFUL,      /* Table Full */
2288 +//     XRX200_PCE_AGE_0,              /* Aging Counter ConfigurationRegister 0 */
2289 +//     XRX200_PCE_AGE_0_EXP,          /* Aging Counter Exponent Value  */
2290 +//     XRX200_PCE_AGE_1,              /* Aging Counter ConfigurationRegister 1 */
2291 +//     XRX200_PCE_AGE_1_MANT,         /* Aging Counter Mantissa Value  */
2292 +//     XRX200_PCE_PMAP_1,             /* Port Map Register 1 */
2293 +//     XRX200_PCE_PMAP_1_MPMAP,       /* Monitoring Port Map */
2294 +//     XRX200_PCE_PMAP_2,             /* Port Map Register 2 */
2295 +//     XRX200_PCE_PMAP_2_DMCPMAP,     /* Default Multicast Port Map */
2296 +//     XRX200_PCE_PMAP_3,             /* Port Map Register 3 */
2297 +//     XRX200_PCE_PMAP_3_UUCMAP,      /* Default Unknown Unicast Port Map */
2298 +//     XRX200_PCE_GCTRL_0,            /* PCE Global Control Register0 */
2299 +//     XRX200_PCE_GCTRL_0_IGMP,       /* IGMP Mode Selection */
2300 +       XRX200_PCE_GCTRL_0_VLAN,       /* VLAN-aware Switching */
2301 +//     XRX200_PCE_GCTRL_0_NOPM,       /* No Port Map Forwarding */
2302 +//     XRX200_PCE_GCTRL_0_SCONUC,     /* Unknown Unicast Storm Control */
2303 +//     XRX200_PCE_GCTRL_0_SCONMC,     /* Multicast Storm Control */
2304 +//     XRX200_PCE_GCTRL_0_SCONBC,     /* Broadcast Storm Control */
2305 +//     XRX200_PCE_GCTRL_0_SCONMOD,    /* Storm Control Mode */
2306 +//     XRX200_PCE_GCTRL_0_SCONMET,    /* Storm Control Metering Instance */
2307 +//     XRX200_PCE_GCTRL_0_MC_VALID,   /* Access Request */
2308 +//     XRX200_PCE_GCTRL_0_PLCKMOD,    /* Port Lock Mode */
2309 +//     XRX200_PCE_GCTRL_0_PLIMMOD,    /* MAC Address Learning Limitation Mode */
2310 +//     XRX200_PCE_GCTRL_0_MTFL,       /* MAC Table Flushing */
2311 +//     XRX200_PCE_GCTRL_1,            /* PCE Global Control Register1 */
2312 +//     XRX200_PCE_GCTRL_1_PCE_DIS,    /* PCE Disable after currently processed packet */
2313 +//     XRX200_PCE_GCTRL_1_LRNMOD,     /* MAC Address Learning Mode */
2314 +//     XRX200_PCE_TCM_GLOB_CTRL,      /* Three-color MarkerGlobal Control Register */
2315 +//     XRX200_PCE_TCM_GLOB_CTRL_DPRED, /* Re-marking Drop Precedence Red Encoding */
2316 +//     XRX200_PCE_TCM_GLOB_CTRL_DPYEL, /* Re-marking Drop Precedence Yellow Encoding */
2317 +//     XRX200_PCE_TCM_GLOB_CTRL_DPGRN, /* Re-marking Drop Precedence Green Encoding */
2318 +//     XRX200_PCE_IGMP_CTRL,          /* IGMP Control Register */
2319 +//     XRX200_PCE_IGMP_CTRL_FAGEEN,   /* Force Aging of Table Entries Enable */
2320 +//     XRX200_PCE_IGMP_CTRL_FLEAVE,   /* Fast Leave Enable */
2321 +//     XRX200_PCE_IGMP_CTRL_DMRTEN,   /* Default Maximum Response Time Enable */
2322 +//     XRX200_PCE_IGMP_CTRL_JASUP,    /* Join Aggregation Suppression Enable */
2323 +//     XRX200_PCE_IGMP_CTRL_REPSUP,   /* Report Suppression Enable */
2324 +//     XRX200_PCE_IGMP_CTRL_SRPEN,    /* Snooping of Router Port Enable */
2325 +//     XRX200_PCE_IGMP_CTRL_ROB,      /* Robustness Variable */
2326 +//     XRX200_PCE_IGMP_CTRL_DMRT,     /* IGMP Default Maximum Response Time */
2327 +//     XRX200_PCE_IGMP_DRPM,          /* IGMP Default RouterPort Map Register */
2328 +//     XRX200_PCE_IGMP_DRPM_DRPM,     /* IGMP Default Router Port Map */
2329 +//     XRX200_PCE_IGMP_AGE_0,         /* IGMP Aging Register0 */
2330 +//     XRX200_PCE_IGMP_AGE_0_MANT,    /* IGMP Group Aging Time Mantissa */
2331 +//     XRX200_PCE_IGMP_AGE_0_EXP,     /* IGMP Group Aging Time Exponent */
2332 +//     XRX200_PCE_IGMP_AGE_1,         /* IGMP Aging Register1 */
2333 +//     XRX200_PCE_IGMP_AGE_1_MANT,    /* IGMP Router Port Aging Time Mantissa */
2334 +//     XRX200_PCE_IGMP_STAT,          /* IGMP Status Register */
2335 +//     XRX200_PCE_IGMP_STAT_IGPM,     /* IGMP Port Map */
2336 +//     XRX200_WOL_GLB_CTRL,           /* Wake-on-LAN ControlRegister */
2337 +//     XRX200_WOL_GLB_CTRL_PASSEN,    /* WoL Password Enable */
2338 +//     XRX200_WOL_DA_0,               /* Wake-on-LAN DestinationAddress Register 0 */
2339 +//     XRX200_WOL_DA_0_DA0,           /* WoL Destination Address [15:0] */
2340 +//     XRX200_WOL_DA_1,               /* Wake-on-LAN DestinationAddress Register 1 */
2341 +//     XRX200_WOL_DA_1_DA1,           /* WoL Destination Address [31:16] */
2342 +//     XRX200_WOL_DA_2,               /* Wake-on-LAN DestinationAddress Register 2 */
2343 +//     XRX200_WOL_DA_2_DA2,           /* WoL Destination Address [47:32] */
2344 +//     XRX200_WOL_PW_0,               /* Wake-on-LAN Password Register0 */
2345 +//     XRX200_WOL_PW_0_PW0,           /* WoL Password [15:0] */
2346 +//     XRX200_WOL_PW_1,               /* Wake-on-LAN Password Register1 */
2347 +//     XRX200_WOL_PW_1_PW1,           /* WoL Password [31:16] */
2348 +//     XRX200_WOL_PW_2,               /* Wake-on-LAN Password Register2 */
2349 +//     XRX200_WOL_PW_2_PW2,           /* WoL Password [47:32] */
2350 +//     XRX200_PCE_IER_0_PINT,         /* Parser and ClassificationEngine Global Interrupt Enable Register 0 */
2351 +//     XRX200_PCE_IER_0_PINT_15,      /* Port Interrupt Enable */
2352 +//     XRX200_PCE_IER_0_PINT_14,      /* Port Interrupt Enable */
2353 +//     XRX200_PCE_IER_0_PINT_13,      /* Port Interrupt Enable */
2354 +//     XRX200_PCE_IER_0_PINT_12,      /* Port Interrupt Enable */
2355 +//     XRX200_PCE_IER_0_PINT_11,      /* Port Interrupt Enable */
2356 +//     XRX200_PCE_IER_0_PINT_10,      /* Port Interrupt Enable */
2357 +//     XRX200_PCE_IER_0_PINT_9,       /* Port Interrupt Enable */
2358 +//     XRX200_PCE_IER_0_PINT_8,       /* Port Interrupt Enable */
2359 +//     XRX200_PCE_IER_0_PINT_7,       /* Port Interrupt Enable */
2360 +//     XRX200_PCE_IER_0_PINT_6,       /* Port Interrupt Enable */
2361 +//     XRX200_PCE_IER_0_PINT_5,       /* Port Interrupt Enable */
2362 +//     XRX200_PCE_IER_0_PINT_4,       /* Port Interrupt Enable */
2363 +//     XRX200_PCE_IER_0_PINT_3,       /* Port Interrupt Enable */
2364 +//     XRX200_PCE_IER_0_PINT_2,       /* Port Interrupt Enable */
2365 +//     XRX200_PCE_IER_0_PINT_1,       /* Port Interrupt Enable */
2366 +//     XRX200_PCE_IER_0_PINT_0,       /* Port Interrupt Enable */
2367 +//     XRX200_PCE_IER_1,              /* Parser and ClassificationEngine Global Interrupt Enable Register 1 */
2368 +//     XRX200_PCE_IER_1_FLOWINT,      /* Traffic Flow Table Interrupt Rule matched Interrupt Enable */
2369 +//     XRX200_PCE_IER_1_CPH2,         /* Classification Phase 2 Ready Interrupt Enable */
2370 +//     XRX200_PCE_IER_1_CPH1,         /* Classification Phase 1 Ready Interrupt Enable */
2371 +//     XRX200_PCE_IER_1_CPH0,         /* Classification Phase 0 Ready Interrupt Enable */
2372 +//     XRX200_PCE_IER_1_PRDY,         /* Parser Ready Interrupt Enable */
2373 +//     XRX200_PCE_IER_1_IGTF,         /* IGMP Table Full Interrupt Enable */
2374 +//     XRX200_PCE_IER_1_MTF,          /* MAC Table Full Interrupt Enable */
2375 +//     XRX200_PCE_ISR_0_PINT,         /* Parser and ClassificationEngine Global Interrupt Status Register 0 */
2376 +//     XRX200_PCE_ISR_0_PINT_15,      /* Port Interrupt */
2377 +//     XRX200_PCE_ISR_0_PINT_14,      /* Port Interrupt */
2378 +//     XRX200_PCE_ISR_0_PINT_13,      /* Port Interrupt */
2379 +//     XRX200_PCE_ISR_0_PINT_12,      /* Port Interrupt */
2380 +//     XRX200_PCE_ISR_0_PINT_11,      /* Port Interrupt */
2381 +//     XRX200_PCE_ISR_0_PINT_10,      /* Port Interrupt */
2382 +//     XRX200_PCE_ISR_0_PINT_9,       /* Port Interrupt */
2383 +//     XRX200_PCE_ISR_0_PINT_8,       /* Port Interrupt */
2384 +//     XRX200_PCE_ISR_0_PINT_7,       /* Port Interrupt */
2385 +//     XRX200_PCE_ISR_0_PINT_6,       /* Port Interrupt */
2386 +//     XRX200_PCE_ISR_0_PINT_5,       /* Port Interrupt */
2387 +//     XRX200_PCE_ISR_0_PINT_4,       /* Port Interrupt */
2388 +//     XRX200_PCE_ISR_0_PINT_3,       /* Port Interrupt */
2389 +//     XRX200_PCE_ISR_0_PINT_2,       /* Port Interrupt */
2390 +//     XRX200_PCE_ISR_0_PINT_1,       /* Port Interrupt */
2391 +//     XRX200_PCE_ISR_0_PINT_0,       /* Port Interrupt */
2392 +//     XRX200_PCE_ISR_1,              /* Parser and ClassificationEngine Global Interrupt Status Register 1 */
2393 +//     XRX200_PCE_ISR_1_FLOWINT,      /* Traffic Flow Table Interrupt Rule matched */
2394 +//     XRX200_PCE_ISR_1_CPH2,         /* Classification Phase 2 Ready Interrupt */
2395 +//     XRX200_PCE_ISR_1_CPH1,         /* Classification Phase 1 Ready Interrupt */
2396 +//     XRX200_PCE_ISR_1_CPH0,         /* Classification Phase 0 Ready Interrupt */
2397 +//     XRX200_PCE_ISR_1_PRDY,         /* Parser Ready Interrupt */
2398 +//     XRX200_PCE_ISR_1_IGTF,         /* IGMP Table Full Interrupt */
2399 +//     XRX200_PCE_ISR_1_MTF,          /* MAC Table Full Interrupt */
2400 +//     XRX200_PARSER_STAT_FIFO,       /* Parser Status Register */
2401 +//     XRX200_PARSER_STAT_FSM_DAT_CNT, /* Parser FSM Data Counter */
2402 +//     XRX200_PARSER_STAT_FSM_STATE,  /* Parser FSM State */
2403 +//     XRX200_PARSER_STAT_PKT_ERR,    /* Packet error detected */
2404 +//     XRX200_PARSER_STAT_FSM_FIN,    /* Parser FSM finished */
2405 +//     XRX200_PARSER_STAT_FSM_START,  /* Parser FSM start */
2406 +//     XRX200_PARSER_STAT_FIFO_RDY,   /* Parser FIFO ready for read. */
2407 +//     XRX200_PARSER_STAT_FIFO_FULL,  /* Parser */
2408 +//     XRX200_PCE_PCTRL_0,            /* PCE Port ControlRegister 0 */
2409 +//     XRX200_PCE_PCTRL_0_MCST,       /* Multicast Forwarding Mode Selection */
2410 +//     XRX200_PCE_PCTRL_0_EGSTEN,     /* Table-based Egress Special Tag Enable */
2411 +//     XRX200_PCE_PCTRL_0_IGSTEN,     /* Ingress Special Tag Enable */
2412 +//     XRX200_PCE_PCTRL_0_PCPEN,      /* PCP Remarking Mode */
2413 +//     XRX200_PCE_PCTRL_0_CLPEN,      /* Class Remarking Mode */
2414 +//     XRX200_PCE_PCTRL_0_DPEN,       /* Drop Precedence Remarking Mode */
2415 +//     XRX200_PCE_PCTRL_0_CMOD,       /* Three-color Marker Color Mode */
2416 +//     XRX200_PCE_PCTRL_0_VREP,       /* VLAN Replacement Mode */
2417 +       XRX200_PCE_PCTRL_0_TVM,        /* Transparent VLAN Mode */
2418 +//     XRX200_PCE_PCTRL_0_PLOCK,      /* Port Locking Enable */
2419 +//     XRX200_PCE_PCTRL_0_AGEDIS,     /* Aging Disable */
2420 +//     XRX200_PCE_PCTRL_0_PSTATE,     /* Port State */
2421 +//     XRX200_PCE_PCTRL_1,            /* PCE Port ControlRegister 1 */
2422 +//     XRX200_PCE_PCTRL_1_LRNLIM,     /* MAC Address Learning Limit */
2423 +//     XRX200_PCE_PCTRL_2,            /* PCE Port ControlRegister 2 */
2424 +//     XRX200_PCE_PCTRL_2_DSCPMOD,    /* DSCP Mode Selection */
2425 +//     XRX200_PCE_PCTRL_2_DSCP,       /* Enable DSCP to select the Class of Service */
2426 +//     XRX200_PCE_PCTRL_2_PCP,        /* Enable VLAN PCP to select the Class of Service */
2427 +//     XRX200_PCE_PCTRL_2_PCLASS,     /* Port-based Traffic Class */
2428 +//     XRX200_PCE_PCTRL_3_VIO,        /* PCE Port ControlRegister 3 */
2429 +//     XRX200_PCE_PCTRL_3_EDIR,       /* Egress Redirection Mode */
2430 +//     XRX200_PCE_PCTRL_3_RXDMIR,     /* Receive Mirroring Enable for dropped frames */
2431 +//     XRX200_PCE_PCTRL_3_RXVMIR,     /* Receive Mirroring Enable for valid frames */
2432 +//     XRX200_PCE_PCTRL_3_TXMIR,      /* Transmit Mirroring Enable */
2433 +//     XRX200_PCE_PCTRL_3_VIO_7,      /* Violation Type 7 Mirroring Enable */
2434 +//     XRX200_PCE_PCTRL_3_VIO_6,      /* Violation Type 6 Mirroring Enable */
2435 +//     XRX200_PCE_PCTRL_3_VIO_5,      /* Violation Type 5 Mirroring Enable */
2436 +//     XRX200_PCE_PCTRL_3_VIO_4,      /* Violation Type 4 Mirroring Enable */
2437 +//     XRX200_PCE_PCTRL_3_VIO_3,      /* Violation Type 3 Mirroring Enable */
2438 +//     XRX200_PCE_PCTRL_3_VIO_2,      /* Violation Type 2 Mirroring Enable */
2439 +//     XRX200_PCE_PCTRL_3_VIO_1,      /* Violation Type 1 Mirroring Enable */
2440 +//     XRX200_PCE_PCTRL_3_VIO_0,      /* Violation Type 0 Mirroring Enable */
2441 +//     XRX200_WOL_CTRL,               /* Wake-on-LAN ControlRegister */
2442 +//     XRX200_WOL_CTRL_PORT,          /* WoL Enable */
2443 +//     XRX200_PCE_VCTRL,              /* PCE VLAN ControlRegister */
2444 +       XRX200_PCE_VCTRL_VSR,          /* VLAN Security Rule */
2445 +       XRX200_PCE_VCTRL_VEMR,         /* VLAN Egress Member Violation Rule */
2446 +       XRX200_PCE_VCTRL_VIMR,         /* VLAN Ingress Member Violation Rule */
2447 +       XRX200_PCE_VCTRL_VINR,         /* VLAN Ingress Tag Rule */
2448 +       XRX200_PCE_VCTRL_UVR,          /* Unknown VLAN Rule */
2449 +//     XRX200_PCE_DEFPVID,            /* PCE Default PortVID Register */
2450 +       XRX200_PCE_DEFPVID_PVID,       /* Default Port VID Index */
2451 +//     XRX200_PCE_PSTAT,              /* PCE Port StatusRegister */
2452 +//     XRX200_PCE_PSTAT_LRNCNT,       /* Learning Count */
2453 +//     XRX200_PCE_PIER,               /* Parser and ClassificationEngine Port Interrupt Enable Register */
2454 +//     XRX200_PCE_PIER_CLDRP,         /* Classification Drop Interrupt Enable */
2455 +//     XRX200_PCE_PIER_PTDRP,         /* Port Drop Interrupt Enable */
2456 +//     XRX200_PCE_PIER_VLAN,          /* VLAN Violation Interrupt Enable */
2457 +//     XRX200_PCE_PIER_WOL,           /* Wake-on-LAN Interrupt Enable */
2458 +//     XRX200_PCE_PIER_LOCK,          /* Port Limit Alert Interrupt Enable */
2459 +//     XRX200_PCE_PIER_LIM,           /* Port Lock Alert Interrupt Enable */
2460 +//     XRX200_PCE_PISR,               /* Parser and ClassificationEngine Port Interrupt Status Register */
2461 +//     XRX200_PCE_PISR_CLDRP,         /* Classification Drop Interrupt */
2462 +//     XRX200_PCE_PISR_PTDRP,         /* Port Drop Interrupt */
2463 +//     XRX200_PCE_PISR_VLAN,          /* VLAN Violation Interrupt */
2464 +//     XRX200_PCE_PISR_WOL,           /* Wake-on-LAN Interrupt */
2465 +//     XRX200_PCE_PISR_LOCK,          /* Port Lock Alert Interrupt */
2466 +//     XRX200_PCE_PISR_LIMIT,         /* Port Limitation Alert Interrupt */
2467 +//     XRX200_PCE_TCM_CTRL,           /* Three-colorMarker Control Register */
2468 +//     XRX200_PCE_TCM_CTRL_TCMEN,     /* Three-color Marker metering instance enable */
2469 +//     XRX200_PCE_TCM_STAT,           /* Three-colorMarker Status Register */
2470 +//     XRX200_PCE_TCM_STAT_AL1,       /* Three-color Marker Alert 1 Status */
2471 +//     XRX200_PCE_TCM_STAT_AL0,       /* Three-color Marker Alert 0 Status */
2472 +//     XRX200_PCE_TCM_CBS,            /* Three-color MarkerCommitted Burst Size Register */
2473 +//     XRX200_PCE_TCM_CBS_CBS,        /* Committed Burst Size */
2474 +//     XRX200_PCE_TCM_EBS,            /* Three-color MarkerExcess Burst Size Register */
2475 +//     XRX200_PCE_TCM_EBS_EBS,        /* Excess Burst Size */
2476 +//     XRX200_PCE_TCM_IBS,            /* Three-color MarkerInstantaneous Burst Size Register */
2477 +//     XRX200_PCE_TCM_IBS_IBS,        /* Instantaneous Burst Size */
2478 +//     XRX200_PCE_TCM_CIR_MANT,       /* Three-colorMarker Constant Information Rate Mantissa Register */
2479 +//     XRX200_PCE_TCM_CIR_MANT_MANT,  /* Rate Counter Mantissa */
2480 +//     XRX200_PCE_TCM_CIR_EXP,        /* Three-colorMarker Constant Information Rate Exponent Register */
2481 +//     XRX200_PCE_TCM_CIR_EXP_EXP,    /* Rate Counter Exponent */
2482 +//     XRX200_MAC_TEST,               /* MAC Test Register */
2483 +//     XRX200_MAC_TEST_JTP,           /* Jitter Test Pattern */
2484 +//     XRX200_MAC_PFAD_CFG,           /* MAC Pause FrameSource Address Configuration Register */
2485 +//     XRX200_MAC_PFAD_CFG_SAMOD,     /* Source Address Mode */
2486 +//     XRX200_MAC_PFSA_0,             /* Pause Frame SourceAddress Part 0  */
2487 +//     XRX200_MAC_PFSA_0_PFAD,        /* Pause Frame Source Address Part 0 */
2488 +//     XRX200_MAC_PFSA_1,             /* Pause Frame SourceAddress Part 1  */
2489 +//     XRX200_MAC_PFSA_1_PFAD,        /* Pause Frame Source Address Part 1 */
2490 +//     XRX200_MAC_PFSA_2,             /* Pause Frame SourceAddress Part 2  */
2491 +//     XRX200_MAC_PFSA_2_PFAD,        /* Pause Frame Source Address Part 2 */
2492 +//     XRX200_MAC_FLEN,               /* MAC Frame Length Register */
2493 +//     XRX200_MAC_FLEN_LEN,           /* Maximum Frame Length */
2494 +//     XRX200_MAC_VLAN_ETYPE_0,       /* MAC VLAN EthertypeRegister 0 */
2495 +//     XRX200_MAC_VLAN_ETYPE_0_OUTER, /* Ethertype */
2496 +//     XRX200_MAC_VLAN_ETYPE_1,       /* MAC VLAN EthertypeRegister 1 */
2497 +//     XRX200_MAC_VLAN_ETYPE_1_INNER, /* Ethertype */
2498 +//     XRX200_MAC_IER,                /* MAC Interrupt EnableRegister */
2499 +//     XRX200_MAC_IER_MACIEN,         /* MAC Interrupt Enable */
2500 +//     XRX200_MAC_ISR,                /* MAC Interrupt StatusRegister */
2501 +//     XRX200_MAC_ISR_MACINT,         /* MAC Interrupt */
2502 +//     XRX200_MAC_PSTAT,              /* MAC Port Status Register */
2503 +//     XRX200_MAC_PSTAT_PACT,         /* PHY Active Status */
2504 +       XRX200_MAC_PSTAT_GBIT,         /* Gigabit Speed Status */
2505 +       XRX200_MAC_PSTAT_MBIT,         /* Megabit Speed Status */
2506 +       XRX200_MAC_PSTAT_FDUP,         /* Full Duplex Status */
2507 +//     XRX200_MAC_PSTAT_RXPAU,        /* Receive Pause Status */
2508 +//     XRX200_MAC_PSTAT_TXPAU,        /* Transmit Pause Status */
2509 +//     XRX200_MAC_PSTAT_RXPAUEN,      /* Receive Pause Enable Status */
2510 +//     XRX200_MAC_PSTAT_TXPAUEN,      /* Transmit Pause Enable Status */
2511 +       XRX200_MAC_PSTAT_LSTAT,        /* Link Status */
2512 +//     XRX200_MAC_PSTAT_CRS,          /* Carrier Sense Status */
2513 +//     XRX200_MAC_PSTAT_TXLPI,        /* Transmit Low-power Idle Status */
2514 +//     XRX200_MAC_PSTAT_RXLPI,        /* Receive Low-power Idle Status */
2515 +//     XRX200_MAC_PISR,               /* MAC Interrupt Status Register */
2516 +//     XRX200_MAC_PISR_PACT,          /* PHY Active Status */
2517 +//     XRX200_MAC_PISR_SPEED,         /* Megabit Speed Status */
2518 +//     XRX200_MAC_PISR_FDUP,          /* Full Duplex Status */
2519 +//     XRX200_MAC_PISR_RXPAUEN,       /* Receive Pause Enable Status */
2520 +//     XRX200_MAC_PISR_TXPAUEN,       /* Transmit Pause Enable Status */
2521 +//     XRX200_MAC_PISR_LPIOFF,        /* Receive Low-power Idle Mode is left */
2522 +//     XRX200_MAC_PISR_LPION,         /* Receive Low-power Idle Mode is entered */
2523 +//     XRX200_MAC_PISR_JAM,           /* Jam Status Detected */
2524 +//     XRX200_MAC_PISR_TOOSHORT,      /* Too Short Frame Error Detected */
2525 +//     XRX200_MAC_PISR_TOOLONG,       /* Too Long Frame Error Detected */
2526 +//     XRX200_MAC_PISR_LENERR,        /* Length Mismatch Error Detected */
2527 +//     XRX200_MAC_PISR_FCSERR,        /* Frame Checksum Error Detected */
2528 +//     XRX200_MAC_PISR_TXPAUSE,       /* Pause Frame Transmitted */
2529 +//     XRX200_MAC_PISR_RXPAUSE,       /* Pause Frame Received */
2530 +//     XRX200_MAC_PIER,               /* MAC Interrupt Enable Register */
2531 +//     XRX200_MAC_PIER_PACT,          /* PHY Active Status */
2532 +//     XRX200_MAC_PIER_SPEED,         /* Megabit Speed Status */
2533 +//     XRX200_MAC_PIER_FDUP,          /* Full Duplex Status */
2534 +//     XRX200_MAC_PIER_RXPAUEN,       /* Receive Pause Enable Status */
2535 +//     XRX200_MAC_PIER_TXPAUEN,       /* Transmit Pause Enable Status */
2536 +//     XRX200_MAC_PIER_LPIOFF,        /* Low-power Idle Off Interrupt Mask */
2537 +//     XRX200_MAC_PIER_LPION,         /* Low-power Idle On Interrupt Mask */
2538 +//     XRX200_MAC_PIER_JAM,           /* Jam Status Interrupt Mask */
2539 +//     XRX200_MAC_PIER_TOOSHORT,      /* Too Short Frame Error Interrupt Mask */
2540 +//     XRX200_MAC_PIER_TOOLONG,       /* Too Long Frame Error Interrupt Mask */
2541 +//     XRX200_MAC_PIER_LENERR,        /* Length Mismatch Error Interrupt Mask */
2542 +//     XRX200_MAC_PIER_FCSERR,        /* Frame Checksum Error Interrupt Mask */
2543 +//     XRX200_MAC_PIER_TXPAUSE,       /* Transmit Pause Frame Interrupt Mask */
2544 +//     XRX200_MAC_PIER_RXPAUSE,       /* Receive Pause Frame Interrupt Mask */
2545 +//     XRX200_MAC_CTRL_0,             /* MAC Control Register0 */
2546 +//     XRX200_MAC_CTRL_0_LCOL,        /* Late Collision Control */
2547 +//     XRX200_MAC_CTRL_0_BM,          /* Burst Mode Control */
2548 +//     XRX200_MAC_CTRL_0_APADEN,      /* Automatic VLAN Padding Enable */
2549 +//     XRX200_MAC_CTRL_0_VPAD2EN,     /* Stacked VLAN Padding Enable */
2550 +//     XRX200_MAC_CTRL_0_VPADEN,      /* VLAN Padding Enable */
2551 +//     XRX200_MAC_CTRL_0_PADEN,       /* Padding Enable */
2552 +//     XRX200_MAC_CTRL_0_FCS,         /* Transmit FCS Control */
2553 +       XRX200_MAC_CTRL_0_FCON,        /* Flow Control Mode */
2554 +//     XRX200_MAC_CTRL_0_FDUP,        /* Full Duplex Control */
2555 +//     XRX200_MAC_CTRL_0_GMII,        /* GMII/MII interface mode selection */
2556 +//     XRX200_MAC_CTRL_1,             /* MAC Control Register1 */
2557 +//     XRX200_MAC_CTRL_1_SHORTPRE,    /* Short Preamble Control */
2558 +//     XRX200_MAC_CTRL_1_IPG,         /* Minimum Inter Packet Gap Size */
2559 +//     XRX200_MAC_CTRL_2,             /* MAC Control Register2 */
2560 +//     XRX200_MAC_CTRL_2_MLEN,        /* Maximum Untagged Frame Length */
2561 +//     XRX200_MAC_CTRL_2_LCHKL,       /* Frame Length Check Long Enable */
2562 +//     XRX200_MAC_CTRL_2_LCHKS,       /* Frame Length Check Short Enable */
2563 +//     XRX200_MAC_CTRL_3,             /* MAC Control Register3 */
2564 +//     XRX200_MAC_CTRL_3_RCNT,        /* Retry Count */
2565 +//     XRX200_MAC_CTRL_4,             /* MAC Control Register4 */
2566 +//     XRX200_MAC_CTRL_4_LPIEN,       /* LPI Mode Enable */
2567 +//     XRX200_MAC_CTRL_4_WAIT,        /* LPI Wait Time */
2568 +//     XRX200_MAC_CTRL_5_PJPS,        /* MAC Control Register5 */
2569 +//     XRX200_MAC_CTRL_5_PJPS_NOBP,   /* Prolonged Jam pattern size during no-backpressure state */
2570 +//     XRX200_MAC_CTRL_5_PJPS_BP,     /* Prolonged Jam pattern size during backpressure state */
2571 +//     XRX200_MAC_CTRL_6_XBUF,        /* Transmit and ReceiveBuffer Control Register */
2572 +//     XRX200_MAC_CTRL_6_RBUF_DLY_WP, /* Delay */
2573 +//     XRX200_MAC_CTRL_6_RBUF_INIT,   /* Receive Buffer Initialization */
2574 +//     XRX200_MAC_CTRL_6_RBUF_BYPASS, /* Bypass the Receive Buffer */
2575 +//     XRX200_MAC_CTRL_6_XBUF_DLY_WP, /* Delay */
2576 +//     XRX200_MAC_CTRL_6_XBUF_INIT,   /* Initialize the Transmit Buffer */
2577 +//     XRX200_MAC_CTRL_6_XBUF_BYPASS, /* Bypass the Transmit Buffer */
2578 +//     XRX200_MAC_BUFST_XBUF,         /* MAC Receive and TransmitBuffer Status Register */
2579 +//     XRX200_MAC_BUFST_RBUF_UFL,     /* Receive Buffer Underflow Indicator */
2580 +//     XRX200_MAC_BUFST_RBUF_OFL,     /* Receive Buffer Overflow Indicator */
2581 +//     XRX200_MAC_BUFST_XBUF_UFL,     /* Transmit Buffer Underflow Indicator */
2582 +//     XRX200_MAC_BUFST_XBUF_OFL,     /* Transmit Buffer Overflow Indicator */
2583 +//     XRX200_MAC_TESTEN,             /* MAC Test Enable Register */
2584 +//     XRX200_MAC_TESTEN_JTEN,        /* Jitter Test Enable */
2585 +//     XRX200_MAC_TESTEN_TXER,        /* Transmit Error Insertion */
2586 +//     XRX200_MAC_TESTEN_LOOP,        /* MAC Loopback Enable */
2587 +//     XRX200_FDMA_CTRL,              /* Ethernet Switch FetchDMA Control Register */
2588 +//     XRX200_FDMA_CTRL_LPI_THRESHOLD, /* Low Power Idle Threshold */
2589 +//     XRX200_FDMA_CTRL_LPI_MODE,     /* Low Power Idle Mode */
2590 +//     XRX200_FDMA_CTRL_EGSTAG,       /* Egress Special Tag Size */
2591 +//     XRX200_FDMA_CTRL_IGSTAG,       /* Ingress Special Tag Size */
2592 +//     XRX200_FDMA_CTRL_EXCOL,        /* Excessive Collision Handling */
2593 +//     XRX200_FDMA_STETYPE,           /* Special Tag EthertypeControl Register */
2594 +//     XRX200_FDMA_STETYPE_ETYPE,     /* Special Tag Ethertype */
2595 +//     XRX200_FDMA_VTETYPE,           /* VLAN Tag EthertypeControl Register */
2596 +//     XRX200_FDMA_VTETYPE_ETYPE,     /* VLAN Tag Ethertype */
2597 +//     XRX200_FDMA_STAT_0,            /* FDMA Status Register0 */
2598 +//     XRX200_FDMA_STAT_0_FSMS,       /* FSM states status */
2599 +//     XRX200_FDMA_IER,               /* Fetch DMA Global InterruptEnable Register */
2600 +//     XRX200_FDMA_IER_PCKD,          /* Packet Drop Interrupt Enable */
2601 +//     XRX200_FDMA_IER_PCKR,          /* Packet Ready Interrupt Enable */
2602 +//     XRX200_FDMA_IER_PCKT,          /* Packet Sent Interrupt Enable */
2603 +//     XRX200_FDMA_ISR,               /* Fetch DMA Global InterruptStatus Register */
2604 +//     XRX200_FDMA_ISR_PCKTD,         /* Packet Drop */
2605 +//     XRX200_FDMA_ISR_PCKR,          /* Packet is Ready for Transmission */
2606 +//     XRX200_FDMA_ISR_PCKT,          /* Packet Sent Event */
2607 +//     XRX200_FDMA_PCTRL,             /* Ethernet SwitchFetch DMA Port Control Register */
2608 +//     XRX200_FDMA_PCTRL_VLANMOD,     /* VLAN Modification Enable */
2609 +//     XRX200_FDMA_PCTRL_DSCPRM,      /* DSCP Re-marking Enable */
2610 +//     XRX200_FDMA_PCTRL_STEN,        /* Special Tag Insertion Enable */
2611 +//     XRX200_FDMA_PCTRL_EN,          /* FDMA Port Enable */
2612 +//     XRX200_FDMA_PRIO,              /* Ethernet SwitchFetch DMA Port Priority Register */
2613 +//     XRX200_FDMA_PRIO_PRIO,         /* FDMA PRIO */
2614 +//     XRX200_FDMA_PSTAT0,            /* Ethernet SwitchFetch DMA Port Status Register 0 */
2615 +//     XRX200_FDMA_PSTAT0_PKT_AVAIL,  /* Port Egress Packet Available */
2616 +//     XRX200_FDMA_PSTAT0_POK,        /* Port Status OK */
2617 +//     XRX200_FDMA_PSTAT0_PSEG,       /* Port Egress Segment Count */
2618 +//     XRX200_FDMA_PSTAT1_HDR,        /* Ethernet SwitchFetch DMA Port Status Register 1 */
2619 +//     XRX200_FDMA_PSTAT1_HDR_PTR,    /* Header Pointer */
2620 +//     XRX200_FDMA_TSTAMP0,           /* Egress TimeStamp Register 0 */
2621 +//     XRX200_FDMA_TSTAMP0_TSTL,      /* Time Stamp [15:0] */
2622 +//     XRX200_FDMA_TSTAMP1,           /* Egress TimeStamp Register 1 */
2623 +//     XRX200_FDMA_TSTAMP1_TSTH,      /* Time Stamp [31:16] */
2624 +//     XRX200_SDMA_CTRL,              /* Ethernet Switch StoreDMA Control Register */
2625 +//     XRX200_SDMA_CTRL_TSTEN,        /* Time Stamp Enable */
2626 +//     XRX200_SDMA_FCTHR1,            /* SDMA Flow Control Threshold1 Register */
2627 +//     XRX200_SDMA_FCTHR1_THR1,       /* Threshold 1 */
2628 +//     XRX200_SDMA_FCTHR2,            /* SDMA Flow Control Threshold2 Register */
2629 +//     XRX200_SDMA_FCTHR2_THR2,       /* Threshold 2 */
2630 +//     XRX200_SDMA_FCTHR3,            /* SDMA Flow Control Threshold3 Register */
2631 +//     XRX200_SDMA_FCTHR3_THR3,       /* Threshold 3 */
2632 +//     XRX200_SDMA_FCTHR4,            /* SDMA Flow Control Threshold4 Register */
2633 +//     XRX200_SDMA_FCTHR4_THR4,       /* Threshold 4 */
2634 +//     XRX200_SDMA_FCTHR5,            /* SDMA Flow Control Threshold5 Register */
2635 +//     XRX200_SDMA_FCTHR5_THR5,       /* Threshold 5 */
2636 +//     XRX200_SDMA_FCTHR6,            /* SDMA Flow Control Threshold6 Register */
2637 +//     XRX200_SDMA_FCTHR6_THR6,       /* Threshold 6 */
2638 +//     XRX200_SDMA_FCTHR7,            /* SDMA Flow Control Threshold7 Register */
2639 +//     XRX200_SDMA_FCTHR7_THR7,       /* Threshold 7 */
2640 +//     XRX200_SDMA_STAT_0,            /* SDMA Status Register0 */
2641 +//     XRX200_SDMA_STAT_0_BPS_FILL,   /* Back Pressure Status */
2642 +//     XRX200_SDMA_STAT_0_BPS_PNT,    /* Back Pressure Status */
2643 +//     XRX200_SDMA_STAT_0_DROP,       /* Back Pressure Status */
2644 +//     XRX200_SDMA_STAT_1,            /* SDMA Status Register1 */
2645 +//     XRX200_SDMA_STAT_1_FILL,       /* Buffer Filling Level */
2646 +//     XRX200_SDMA_STAT_2,            /* SDMA Status Register2 */
2647 +//     XRX200_SDMA_STAT_2_FSMS,       /* FSM states status */
2648 +//     XRX200_SDMA_IER,               /* SDMA Interrupt Enable Register */
2649 +//     XRX200_SDMA_IER_BPEX,          /* Buffer Pointers Exceeded */
2650 +//     XRX200_SDMA_IER_BFULL,         /* Buffer Full */
2651 +//     XRX200_SDMA_IER_FERR,          /* Frame Error */
2652 +//     XRX200_SDMA_IER_FRX,           /* Frame Received Successfully */
2653 +//     XRX200_SDMA_ISR,               /* SDMA Interrupt Status Register */
2654 +//     XRX200_SDMA_ISR_BPEX,          /* Packet Descriptors Exceeded */
2655 +//     XRX200_SDMA_ISR_BFULL,         /* Buffer Full */
2656 +//     XRX200_SDMA_ISR_FERR,          /* Frame Error */
2657 +//     XRX200_SDMA_ISR_FRX,           /* Frame Received Successfully */
2658 +//     XRX200_SDMA_PCTRL,             /* Ethernet SwitchStore DMA Port Control Register */
2659 +//     XRX200_SDMA_PCTRL_DTHR,        /* Drop Threshold Selection */
2660 +//     XRX200_SDMA_PCTRL_PTHR,        /* Pause Threshold Selection */
2661 +//     XRX200_SDMA_PCTRL_PHYEFWD,     /* Forward PHY Error Frames */
2662 +//     XRX200_SDMA_PCTRL_ALGFWD,      /* Forward Alignment Error Frames */
2663 +//     XRX200_SDMA_PCTRL_LENFWD,      /* Forward Length Errored Frames */
2664 +//     XRX200_SDMA_PCTRL_OSFWD,       /* Forward Oversized Frames */
2665 +//     XRX200_SDMA_PCTRL_USFWD,       /* Forward Undersized Frames */
2666 +//     XRX200_SDMA_PCTRL_FCSIGN,      /* Ignore FCS Errors */
2667 +//     XRX200_SDMA_PCTRL_FCSFWD,      /* Forward FCS Errored Frames */
2668 +//     XRX200_SDMA_PCTRL_PAUFWD,      /* Pause Frame Forwarding */
2669 +//     XRX200_SDMA_PCTRL_MFCEN,       /* Metering Flow Control Enable */
2670 +//     XRX200_SDMA_PCTRL_FCEN,        /* Flow Control Enable */
2671 +//     XRX200_SDMA_PCTRL_PEN,         /* Port Enable */
2672 +//     XRX200_SDMA_PRIO,              /* Ethernet SwitchStore DMA Port Priority Register */
2673 +//     XRX200_SDMA_PRIO_PRIO,         /* SDMA PRIO */
2674 +//     XRX200_SDMA_PSTAT0_HDR,        /* Ethernet SwitchStore DMA Port Status Register 0 */
2675 +//     XRX200_SDMA_PSTAT0_HDR_PTR,    /* Port Ingress Queue Header Pointer */
2676 +//     XRX200_SDMA_PSTAT1,            /* Ethernet SwitchStore DMA Port Status Register 1 */
2677 +//     XRX200_SDMA_PSTAT1_PPKT,       /* Port Ingress Packet Count */
2678 +//     XRX200_SDMA_TSTAMP0,           /* Ingress TimeStamp Register 0 */
2679 +//     XRX200_SDMA_TSTAMP0_TSTL,      /* Time Stamp [15:0] */
2680 +//     XRX200_SDMA_TSTAMP1,           /* Ingress TimeStamp Register 1 */
2681 +//     XRX200_SDMA_TSTAMP1_TSTH,      /* Time Stamp [31:16] */
2682 +};
2683 +
2684 +
2685 +struct xrx200sw_reg {
2686 +       int offset;
2687 +       int shift;
2688 +       int size;
2689 +       int mult;
2690 +} xrx200sw_reg[] = {
2691 +//     offeset      shift    size      mult
2692 +//     {0x0000,         0,     16,     0x00}, /* XRX200_ETHSW_SWRES             Ethernet Switch ResetControl Register */
2693 +//     {0x0000,         1,      1,     0x00}, /* XRX200_ETHSW_SWRES_R1          Hardware Reset */
2694 +//     {0x0000,         0,      1,     0x00}, /* XRX200_ETHSW_SWRES_R0          Register Configuration */
2695 +//     {0x0004,         0,     16,     0x00}, /* XRX200_ETHSW_CLK_MAC_GAT       Ethernet Switch Clock ControlRegister  */
2696 +//     {0x0004,        12,      4,     0x00}, /* XRX200_ETHSW_CLK_EXP_SLEEP     Exponent to put system into sleep */
2697 +//     {0x0004,         8,      4,     0x00}, /* XRX200_ETHSW_CLK_EXP_WAKE      Exponent to wake up system */
2698 +//     {0x0004,         7,      1,     0x00}, /* XRX200_ETHSW_CLK_CLK2_EN       CLK2 Input for MAC */
2699 +//     {0x0004,         6,      1,     0x00}, /* XRX200_ETHSW_CLK_EXT_DIV_EN    External Clock Divider Enable */
2700 +//     {0x0004,         5,      1,     0x00}, /* XRX200_ETHSW_CLK_RAM_DBG_EN    Clock Gating Enable */
2701 +//     {0x0004,         4,      1,     0x00}, /* XRX200_ETHSW_CLK_REG_GAT_EN    Clock Gating Enable */
2702 +//     {0x0004,         3,      1,     0x00}, /* XRX200_ETHSW_CLK_GAT_EN        Clock Gating Enable */
2703 +//     {0x0004,         2,      1,     0x00}, /* XRX200_ETHSW_CLK_MAC_GAT_EN    Clock Gating Enable */
2704 +//     {0x0008,         0,     16,     0x00}, /* XRX200_ETHSW_DBG_STEP          Ethernet Switch Debug ControlRegister */
2705 +//     {0x0008,        12,      4,     0x00}, /* XRX200_ETHSW_DBG_CLK_SEL       Trigger Enable */
2706 +//     {0x0008,        11,      1,     0x00}, /* XRX200_ETHSW_DBG_MON_EN        Monitoring Enable */
2707 +//     {0x0008,         9,      2,     0x00}, /* XRX200_ETHSW_DBG_TRIG_EN       Trigger Enable */
2708 +//     {0x0008,         8,      1,     0x00}, /* XRX200_ETHSW_DBG_MODE          Debug Mode */
2709 +//     {0x0008,         0,      8,     0x00}, /* XRX200_ETHSW_DBG_STEP_TIME     Clock Step Size */
2710 +//     {0x000C,         0,     16,     0x00}, /* XRX200_ETHSW_SSB_MODE          Ethernet Switch SharedSegment Buffer Mode Register */
2711 +//     {0x000C,         2,      4,     0x00}, /* XRX200_ETHSW_SSB_MODE_ADDE     Memory Address */
2712 +//     {0x000C,         0,      2,     0x00}, /* XRX200_ETHSW_SSB_MODE_MODE     Memory Access Mode */
2713 +//     {0x0010,         0,     16,     0x00}, /* XRX200_ETHSW_SSB_ADDR          Ethernet Switch SharedSegment Buffer Address Register */
2714 +//     {0x0010,         0,     16,     0x00}, /* XRX200_ETHSW_SSB_ADDR_ADDE     Memory Address */
2715 +//     {0x0014,         0,     16,     0x00}, /* XRX200_ETHSW_SSB_DATA          Ethernet Switch SharedSegment Buffer Data Register */
2716 +//     {0x0014,         0,     16,     0x00}, /* XRX200_ETHSW_SSB_DATA_DATA     Data Value */
2717 +//     {0x0018,         0,     16,     0x00}, /* XRX200_ETHSW_CAP_0             Ethernet Switch CapabilityRegister 0 */
2718 +//     {0x0018,         0,     16,     0x00}, /* XRX200_ETHSW_CAP_0_SPEED       Clock frequency */
2719 +//     {0x001C,         0,     16,     0x00}, /* XRX200_ETHSW_CAP_1             Ethernet Switch CapabilityRegister 1 */
2720 +//     {0x001C,        15,      1,     0x00}, /* XRX200_ETHSW_CAP_1_GMAC        MAC operation mode */
2721 +//     {0x001C,         8,      7,     0x00}, /* XRX200_ETHSW_CAP_1_QUEUE       Number of queues */
2722 +//     {0x001C,         4,      4,     0x00}, /* XRX200_ETHSW_CAP_1_VPORTS      Number of virtual ports */
2723 +//     {0x001C,         0,      4,     0x00}, /* XRX200_ETHSW_CAP_1_PPORTS      Number of physical ports */
2724 +//     {0x0020,         0,     16,     0x00}, /* XRX200_ETHSW_CAP_2             Ethernet Switch CapabilityRegister 2 */
2725 +//     {0x0020,         0,     11,     0x00}, /* XRX200_ETHSW_CAP_2_PACKETS     Number of packets */
2726 +//     {0x0024,         0,     16,     0x00}, /* XRX200_ETHSW_CAP_3             Ethernet Switch CapabilityRegister 3 */
2727 +//     {0x0024,         8,      8,     0x00}, /* XRX200_ETHSW_CAP_3_METERS      Number of traffic meters */
2728 +//     {0x0024,         0,      8,     0x00}, /* XRX200_ETHSW_CAP_3_SHAPERS     Number of traffic shapers */
2729 +//     {0x0028,         0,     16,     0x00}, /* XRX200_ETHSW_CAP_4             Ethernet Switch CapabilityRegister 4 */
2730 +//     {0x0028,         8,      8,     0x00}, /* XRX200_ETHSW_CAP_4_PPPOE       PPPoE table size */
2731 +//     {0x0028,         0,      8,     0x00}, /* XRX200_ETHSW_CAP_4_VLAN        Active VLAN table size */
2732 +//     {0x002C,         0,     16,     0x00}, /* XRX200_ETHSW_CAP_5             Ethernet Switch CapabilityRegister 5 */
2733 +//     {0x002C,         8,      8,     0x00}, /* XRX200_ETHSW_CAP_5_IPPLEN      IP packet length table size */
2734 +//     {0x002C,         0,      8,     0x00}, /* XRX200_ETHSW_CAP_5_PROT        Protocol table size */
2735 +//     {0x0030,         0,     16,     0x00}, /* XRX200_ETHSW_CAP_6             Ethernet Switch CapabilityRegister 6 */
2736 +//     {0x0030,         8,      8,     0x00}, /* XRX200_ETHSW_CAP_6_MACDASA     MAC DA/SA table size */
2737 +//     {0x0030,         0,      8,     0x00}, /* XRX200_ETHSW_CAP_6_APPL        Application table size */
2738 +//     {0x0034,         0,     16,     0x00}, /* XRX200_ETHSW_CAP_7             Ethernet Switch CapabilityRegister 7 */
2739 +//     {0x0034,         8,      8,     0x00}, /* XRX200_ETHSW_CAP_7_IPDASAM     IP DA/SA MSB table size */
2740 +//     {0x0034,         0,      8,     0x00}, /* XRX200_ETHSW_CAP_7_IPDASAL     IP DA/SA LSB table size */
2741 +//     {0x0038,         0,     16,     0x00}, /* XRX200_ETHSW_CAP_8             Ethernet Switch CapabilityRegister 8 */
2742 +//     {0x0038,         0,      8,     0x00}, /* XRX200_ETHSW_CAP_8_MCAST       Multicast table size */
2743 +//     {0x003C,         0,     16,     0x00}, /* XRX200_ETHSW_CAP_9             Ethernet Switch CapabilityRegister 9 */
2744 +//     {0x003C,         0,      8,     0x00}, /* XRX200_ETHSW_CAP_9_FLAGG       Flow Aggregation table size */
2745 +//     {0x0040,         0,     16,     0x00}, /* XRX200_ETHSW_CAP_10            Ethernet Switch CapabilityRegister 10 */
2746 +//     {0x0040,         0,     13,     0x00}, /* XRX200_ETHSW_CAP_10_MACBT      MAC bridging table size */
2747 +//     {0x0044,         0,     16,     0x00}, /* XRX200_ETHSW_CAP_11            Ethernet Switch CapabilityRegister 11 */
2748 +//     {0x0044,         0,     16,     0x00}, /* XRX200_ETHSW_CAP_11_BSIZEL     Packet buffer size (lower part, in byte) */
2749 +//     {0x0048,         0,     16,     0x00}, /* XRX200_ETHSW_CAP_12            Ethernet Switch CapabilityRegister 12 */
2750 +//     {0x0048,         0,      3,     0x00}, /* XRX200_ETHSW_CAP_12_BSIZEH     Packet buffer size (higher part, in byte) */
2751 +//     {0x004C,         0,     16,     0x00}, /* XRX200_ETHSW_VERSION_REV       Ethernet Switch VersionRegister */
2752 +//     {0x004C,         8,      8,     0x00}, /* XRX200_ETHSW_VERSION_MOD_ID    Module Identification */
2753 +//     {0x004C,         0,      8,     0x00}, /* XRX200_ETHSW_VERSION_REV_ID    Hardware Revision Identification */
2754 +//     {0x0050,         0,     16,     0x00}, /* XRX200_ETHSW_IER               Interrupt Enable Register */
2755 +//     {0x0050,         4,      1,     0x00}, /* XRX200_ETHSW_IER_FDMAIE        Fetch DMA Interrupt Enable */
2756 +//     {0x0050,         3,      1,     0x00}, /* XRX200_ETHSW_IER_SDMAIE        Store DMA Interrupt Enable */
2757 +//     {0x0050,         2,      1,     0x00}, /* XRX200_ETHSW_IER_MACIE         Ethernet MAC Interrupt Enable */
2758 +//     {0x0050,         1,      1,     0x00}, /* XRX200_ETHSW_IER_PCEIE         Parser and Classification Engine Interrupt Enable */
2759 +//     {0x0050,         0,      1,     0x00}, /* XRX200_ETHSW_IER_BMIE          Buffer Manager Interrupt Enable */
2760 +//     {0x0054,         0,     16,     0x00}, /* XRX200_ETHSW_ISR               Interrupt Status Register */
2761 +//     {0x0054,         4,      1,     0x00}, /* XRX200_ETHSW_ISR_FDMAINT       Fetch DMA Interrupt */
2762 +//     {0x0054,         3,      1,     0x00}, /* XRX200_ETHSW_ISR_SDMAINT       Store DMA Interrupt */
2763 +//     {0x0054,         2,      1,     0x00}, /* XRX200_ETHSW_ISR_MACINT        Ethernet MAC Interrupt */
2764 +//     {0x0054,         1,      1,     0x00}, /* XRX200_ETHSW_ISR_PCEINT        Parser and Classification Engine Interrupt */
2765 +//     {0x0054,         0,      1,     0x00}, /* XRX200_ETHSW_ISR_BMINT         Buffer Manager Interrupt */
2766 +//     {0x0058,         0,     16,     0x00}, /* XRX200_ETHSW_SPARE_0           Ethernet Switch SpareCells 0 */
2767 +//     {0x0058,         0,     16,     0x00}, /* XRX200_ETHSW_SPARE_0_SPARE     SPARE0  */
2768 +//     {0x005C,         0,     16,     0x00}, /* XRX200_ETHSW_SPARE_1           Ethernet Switch SpareCells 1 */
2769 +//     {0x005C,         0,     16,     0x00}, /* XRX200_ETHSW_SPARE_1_SPARE     SPARE1  */
2770 +//     {0x0060,         0,     16,     0x00}, /* XRX200_ETHSW_SPARE_2           Ethernet Switch SpareCells 2 */
2771 +//     {0x0060,         0,     16,     0x00}, /* XRX200_ETHSW_SPARE_2_SPARE     SPARE2  */
2772 +//     {0x0064,         0,     16,     0x00}, /* XRX200_ETHSW_SPARE_3           Ethernet Switch SpareCells 3 */
2773 +//     {0x0064,         0,     16,     0x00}, /* XRX200_ETHSW_SPARE_3_SPARE     SPARE3  */
2774 +//     {0x0068,         0,     16,     0x00}, /* XRX200_ETHSW_SPARE_4           Ethernet Switch SpareCells 4 */
2775 +//     {0x0068,         0,     16,     0x00}, /* XRX200_ETHSW_SPARE_4_SPARE     SPARE4  */
2776 +//     {0x006C,         0,     16,     0x00}, /* XRX200_ETHSW_SPARE_5           Ethernet Switch SpareCells 5 */
2777 +//     {0x006C,         0,     16,     0x00}, /* XRX200_ETHSW_SPARE_5_SPARE     SPARE5  */
2778 +//     {0x0070,         0,     16,     0x00}, /* XRX200_ETHSW_SPARE_6           Ethernet Switch SpareCells 6 */
2779 +//     {0x0070,         0,     16,     0x00}, /* XRX200_ETHSW_SPARE_6_SPARE     SPARE6  */
2780 +//     {0x0074,         0,     16,     0x00}, /* XRX200_ETHSW_SPARE_7           Ethernet Switch SpareCells 7 */
2781 +//     {0x0074,         0,     16,     0x00}, /* XRX200_ETHSW_SPARE_7_SPARE     SPARE7  */
2782 +//     {0x0078,         0,     16,     0x00}, /* XRX200_ETHSW_SPARE_8           Ethernet Switch SpareCells 8 */
2783 +//     {0x0078,         0,     16,     0x00}, /* XRX200_ETHSW_SPARE_8_SPARE     SPARE8  */
2784 +//     {0x007C,         0,     16,     0x00}, /* XRX200_ETHSW_SPARE_9           Ethernet Switch SpareCells 9 */
2785 +//     {0x007C,         0,     16,     0x00}, /* XRX200_ETHSW_SPARE_9_SPARE     SPARE9  */
2786 +//     {0x0080,         0,     16,     0x00}, /* XRX200_ETHSW_SPARE_10          Ethernet Switch SpareCells 10 */
2787 +//     {0x0080,         0,     16,     0x00}, /* XRX200_ETHSW_SPARE_10_SPARE    SPARE10  */
2788 +//     {0x0084,         0,     16,     0x00}, /* XRX200_ETHSW_SPARE_11          Ethernet Switch SpareCells 11 */
2789 +//     {0x0084,         0,     16,     0x00}, /* XRX200_ETHSW_SPARE_11_SPARE    SPARE11  */
2790 +//     {0x0088,         0,     16,     0x00}, /* XRX200_ETHSW_SPARE_12          Ethernet Switch SpareCells 12 */
2791 +//     {0x0088,         0,     16,     0x00}, /* XRX200_ETHSW_SPARE_12_SPARE    SPARE12  */
2792 +//     {0x008C,         0,     16,     0x00}, /* XRX200_ETHSW_SPARE_13          Ethernet Switch SpareCells 13 */
2793 +//     {0x008C,         0,     16,     0x00}, /* XRX200_ETHSW_SPARE_13_SPARE    SPARE13  */
2794 +//     {0x0090,         0,     16,     0x00}, /* XRX200_ETHSW_SPARE_14          Ethernet Switch SpareCells 14 */
2795 +//     {0x0090,         0,     16,     0x00}, /* XRX200_ETHSW_SPARE_14_SPARE    SPARE14  */
2796 +//     {0x0094,         0,     16,     0x00}, /* XRX200_ETHSW_SPARE_15          Ethernet Switch SpareCells 15 */
2797 +//     {0x0094,         0,     16,     0x00}, /* XRX200_ETHSW_SPARE_15_SPARE    SPARE15  */
2798 +//     {0x0100,         0,     16,     0x00}, /* XRX200_BM_RAM_VAL_3            RAM Value Register 3 */
2799 +//     {0x0100,         0,     16,     0x00}, /* XRX200_BM_RAM_VAL_3_VAL3       Data value [15:0] */
2800 +//     {0x0104,         0,     16,     0x00}, /* XRX200_BM_RAM_VAL_2            RAM Value Register 2 */
2801 +//     {0x0104,         0,     16,     0x00}, /* XRX200_BM_RAM_VAL_2_VAL2       Data value [15:0] */
2802 +//     {0x0108,         0,     16,     0x00}, /* XRX200_BM_RAM_VAL_1            RAM Value Register 1 */
2803 +//     {0x0108,         0,     16,     0x00}, /* XRX200_BM_RAM_VAL_1_VAL1       Data value [15:0] */
2804 +//     {0x010C,         0,     16,     0x00}, /* XRX200_BM_RAM_VAL_0            RAM Value Register 0 */
2805 +//     {0x010C,         0,     16,     0x00}, /* XRX200_BM_RAM_VAL_0_VAL0       Data value [15:0] */
2806 +//     {0x0110,         0,     16,     0x00}, /* XRX200_BM_RAM_ADDR             RAM Address Register */
2807 +//     {0x0110,         0,     11,     0x00}, /* XRX200_BM_RAM_ADDR_ADDR        RAM Address */
2808 +//     {0x0114,         0,     16,     0x00}, /* XRX200_BM_RAM_CTRL             RAM Access Control Register */
2809 +//     {0x0114,        15,      1,     0x00}, /* XRX200_BM_RAM_CTRL_BAS         Access Busy/Access Start */
2810 +//     {0x0114,         5,      1,     0x00}, /* XRX200_BM_RAM_CTRL_OPMOD       Lookup Table Access Operation Mode */
2811 +//     {0x0114,         0,      5,     0x00}, /* XRX200_BM_RAM_CTRL_ADDR        Address for RAM selection */
2812 +//     {0x0118,         0,     16,     0x00}, /* XRX200_BM_FSQM_GCTRL           Free Segment Queue ManagerGlobal Control Register */
2813 +//     {0x0118,         0,     10,     0x00}, /* XRX200_BM_FSQM_GCTRL_SEGNUM    Maximum Segment Number */
2814 +//     {0x011C,         0,     16,     0x00}, /* XRX200_BM_CONS_SEG             Number of Consumed SegmentsRegister */
2815 +//     {0x011C,         0,     10,     0x00}, /* XRX200_BM_CONS_SEG_FSEG        Number of Consumed Segments */
2816 +//     {0x0120,         0,     16,     0x00}, /* XRX200_BM_CONS_PKT             Number of Consumed PacketPointers Register */
2817 +//     {0x0120,         0,     11,     0x00}, /* XRX200_BM_CONS_PKT_FQP         Number of Consumed Packet Pointers */
2818 +//     {0x0124,         0,     16,     0x00}, /* XRX200_BM_GCTRL_F              Buffer Manager Global ControlRegister 0 */
2819 +//     {0x0124,        13,      1,     0x00}, /* XRX200_BM_GCTRL_BM_STA         Buffer Manager Initialization Status Bit */
2820 +//     {0x0124,        12,      1,     0x00}, /* XRX200_BM_GCTRL_SAT            RMON Counter Update Mode */
2821 +//     {0x0124,        11,      1,     0x00}, /* XRX200_BM_GCTRL_FR_RBC         Freeze RMON RX Bad Byte 64 Bit Counter */
2822 +//     {0x0124,        10,      1,     0x00}, /* XRX200_BM_GCTRL_FR_RGC         Freeze RMON RX Good Byte 64 Bit Counter */
2823 +//     {0x0124,         9,      1,     0x00}, /* XRX200_BM_GCTRL_FR_TGC         Freeze RMON TX Good Byte 64 Bit Counter */
2824 +//     {0x0124,         8,      1,     0x00}, /* XRX200_BM_GCTRL_I_FIN          RAM initialization finished */
2825 +//     {0x0124,         7,      1,     0x00}, /* XRX200_BM_GCTRL_CX_INI         PQM Context RAM initialization */
2826 +//     {0x0124,         6,      1,     0x00}, /* XRX200_BM_GCTRL_FP_INI         FPQM RAM initialization */
2827 +//     {0x0124,         5,      1,     0x00}, /* XRX200_BM_GCTRL_FS_INI         FSQM RAM initialization */
2828 +//     {0x0124,         4,      1,     0x00}, /* XRX200_BM_GCTRL_R_SRES         Software Reset for RMON */
2829 +//     {0x0124,         3,      1,     0x00}, /* XRX200_BM_GCTRL_S_SRES         Software Reset for Scheduler */
2830 +//     {0x0124,         2,      1,     0x00}, /* XRX200_BM_GCTRL_A_SRES         Software Reset for AVG */
2831 +//     {0x0124,         1,      1,     0x00}, /* XRX200_BM_GCTRL_P_SRES         Software Reset for PQM */
2832 +//     {0x0124,         0,      1,     0x00}, /* XRX200_BM_GCTRL_F_SRES         Software Reset for FSQM */
2833 +//     {0x0128,         0,     16,     0x00}, /* XRX200_BM_QUEUE_GCTRL          Queue Manager GlobalControl Register 0 */
2834 +//     {0x0128,        10,      1,     0x00}, /* XRX200_BM_QUEUE_GCTRL_GL_MOD   WRED Mode Signal */
2835 +//     {0x0128,         7,      3,     0x00}, /* XRX200_BM_QUEUE_GCTRL_AQUI     Average Queue Update Interval */
2836 +//     {0x0128,         3,      4,     0x00}, /* XRX200_BM_QUEUE_GCTRL_AQWF     Average Queue Weight Factor */
2837 +//     {0x0128,         2,      1,     0x00}, /* XRX200_BM_QUEUE_GCTRL_QAVGEN   Queue Average Calculation Enable */
2838 +//     {0x0128,         0,      2,     0x00}, /* XRX200_BM_QUEUE_GCTRL_DPROB    Drop Probability Profile */
2839 +//     {0x012C,         0,     16,     0x00}, /* XRX200_BM_WRED_RTH_0           WRED Red Threshold Register0 */
2840 +//     {0x012C,         0,     10,     0x00}, /* XRX200_BM_WRED_RTH_0_MINTH     Minimum Threshold */
2841 +//     {0x0130,         0,     16,     0x00}, /* XRX200_BM_WRED_RTH_1           WRED Red Threshold Register1 */
2842 +//     {0x0130,         0,     10,     0x00}, /* XRX200_BM_WRED_RTH_1_MAXTH     Maximum Threshold */
2843 +//     {0x0134,         0,     16,     0x00}, /* XRX200_BM_WRED_YTH_0           WRED Yellow ThresholdRegister 0 */
2844 +//     {0x0134,         0,     10,     0x00}, /* XRX200_BM_WRED_YTH_0_MINTH     Minimum Threshold */
2845 +//     {0x0138,         0,     16,     0x00}, /* XRX200_BM_WRED_YTH_1           WRED Yellow ThresholdRegister 1 */
2846 +//     {0x0138,         0,     10,     0x00}, /* XRX200_BM_WRED_YTH_1_MAXTH     Maximum Threshold */
2847 +//     {0x013C,         0,     16,     0x00}, /* XRX200_BM_WRED_GTH_0           WRED Green ThresholdRegister 0 */
2848 +//     {0x013C,         0,     10,     0x00}, /* XRX200_BM_WRED_GTH_0_MINTH     Minimum Threshold */
2849 +//     {0x0140,         0,     16,     0x00}, /* XRX200_BM_WRED_GTH_1           WRED Green ThresholdRegister 1 */
2850 +//     {0x0140,         0,     10,     0x00}, /* XRX200_BM_WRED_GTH_1_MAXTH     Maximum Threshold */
2851 +//     {0x0144,         0,     16,     0x00}, /* XRX200_BM_DROP_GTH_0_THR       Drop Threshold ConfigurationRegister 0 */
2852 +//     {0x0144,         0,     11,     0x00}, /* XRX200_BM_DROP_GTH_0_THR_FQ    Threshold for frames marked red */
2853 +//     {0x0148,         0,     16,     0x00}, /* XRX200_BM_DROP_GTH_1_THY       Drop Threshold ConfigurationRegister 1 */
2854 +//     {0x0148,         0,     11,     0x00}, /* XRX200_BM_DROP_GTH_1_THY_FQ    Threshold for frames marked yellow */
2855 +//     {0x014C,         0,     16,     0x00}, /* XRX200_BM_DROP_GTH_2_THG       Drop Threshold ConfigurationRegister 2 */
2856 +//     {0x014C,         0,     11,     0x00}, /* XRX200_BM_DROP_GTH_2_THG_FQ    Threshold for frames marked green */
2857 +//     {0x0150,         0,     16,     0x00}, /* XRX200_BM_IER                  Buffer Manager Global InterruptEnable Register */
2858 +//     {0x0150,         7,      1,     0x00}, /* XRX200_BM_IER_CNT4             Counter Group 4 (RMON-CLASSIFICATION) Interrupt Enable */
2859 +//     {0x0150,         6,      1,     0x00}, /* XRX200_BM_IER_CNT3             Counter Group 3 (RMON-PQM) Interrupt Enable */
2860 +//     {0x0150,         5,      1,     0x00}, /* XRX200_BM_IER_CNT2             Counter Group 2 (RMON-SCHEDULER) Interrupt Enable */
2861 +//     {0x0150,         4,      1,     0x00}, /* XRX200_BM_IER_CNT1             Counter Group 1 (RMON-QFETCH) Interrupt Enable */
2862 +//     {0x0150,         3,      1,     0x00}, /* XRX200_BM_IER_CNT0             Counter Group 0 (RMON-QSTOR) Interrupt Enable */
2863 +//     {0x0150,         2,      1,     0x00}, /* XRX200_BM_IER_DEQ              PQM dequeue Interrupt Enable */
2864 +//     {0x0150,         1,      1,     0x00}, /* XRX200_BM_IER_ENQ              PQM Enqueue Interrupt Enable */
2865 +//     {0x0150,         0,      1,     0x00}, /* XRX200_BM_IER_FSQM             Buffer Empty Interrupt Enable */
2866 +//     {0x0154,         0,     16,     0x00}, /* XRX200_BM_ISR                  Buffer Manager Global InterruptStatus Register */
2867 +//     {0x0154,         7,      1,     0x00}, /* XRX200_BM_ISR_CNT4             Counter Group 4 Interrupt */
2868 +//     {0x0154,         6,      1,     0x00}, /* XRX200_BM_ISR_CNT3             Counter Group 3 Interrupt */
2869 +//     {0x0154,         5,      1,     0x00}, /* XRX200_BM_ISR_CNT2             Counter Group 2 Interrupt */
2870 +//     {0x0154,         4,      1,     0x00}, /* XRX200_BM_ISR_CNT1             Counter Group 1 Interrupt */
2871 +//     {0x0154,         3,      1,     0x00}, /* XRX200_BM_ISR_CNT0             Counter Group 0 Interrupt */
2872 +//     {0x0154,         2,      1,     0x00}, /* XRX200_BM_ISR_DEQ              PQM dequeue Interrupt Enable */
2873 +//     {0x0154,         1,      1,     0x00}, /* XRX200_BM_ISR_ENQ              PQM Enqueue Interrupt */
2874 +//     {0x0154,         0,      1,     0x00}, /* XRX200_BM_ISR_FSQM             Buffer Empty Interrupt */
2875 +//     {0x0158,         0,     16,     0x00}, /* XRX200_BM_CISEL                Buffer Manager RMON CounterInterrupt Select Register */
2876 +//     {0x0158,         0,      3,     0x00}, /* XRX200_BM_CISEL_PORT           Port Number */
2877 +//     {0x015C,         0,     16,     0x00}, /* XRX200_BM_DEBUG_CTRL_DBG       Debug Control Register */
2878 +//     {0x015C,         0,      8,     0x00}, /* XRX200_BM_DEBUG_CTRL_DBG_SEL   Select Signal for Debug Multiplexer */
2879 +//     {0x0160,         0,     16,     0x00}, /* XRX200_BM_DEBUG_VAL_DBG        Debug Value Register */
2880 +//     {0x0160,         0,     16,     0x00}, /* XRX200_BM_DEBUG_VAL_DBG_DAT    Debug Data Value */
2881 +//     {0x0200,         0,     16,     0x08}, /* XRX200_BM_PCFG                 Buffer Manager PortConfiguration Register */
2882 +//     {0x0200,         0,      1,     0x08}, /* XRX200_BM_PCFG_CNTEN           RMON Counter Enable */
2883 +//     {0x0204,         0,     16,     0x08}, /* XRX200_BM_RMON_CTRL_RAM1       Buffer ManagerRMON Control Register */
2884 +//     {0x0204,         1,      1,     0x08}, /* XRX200_BM_RMON_CTRL_RAM2_RES   Software Reset for RMON RAM2 */
2885 +//     {0x0204,         0,      1,     0x08}, /* XRX200_BM_RMON_CTRL_RAM1_RES   Software Reset for RMON RAM1 */
2886 +//     {0x0400,         0,     16,     0x08}, /* XRX200_PQM_DP                  Packet Queue ManagerDrop Probability Register */
2887 +//     {0x0400,         0,      2,     0x08}, /* XRX200_PQM_DP_DPROB            Drop Probability Profile */
2888 +//     {0x0404,         0,     16,     0x08}, /* XRX200_PQM_RS                  Packet Queue ManagerRate Shaper Assignment Register */
2889 +//     {0x0404,        15,      1,     0x08}, /* XRX200_PQM_RS_EN2              Rate Shaper 2 Enable */
2890 +//     {0x0404,         8,      6,     0x08}, /* XRX200_PQM_RS_RS2              Rate Shaper 2 */
2891 +//     {0x0404,         7,      1,     0x08}, /* XRX200_PQM_RS_EN1              Rate Shaper 1 Enable */
2892 +//     {0x0404,         0,      6,     0x08}, /* XRX200_PQM_RS_RS1              Rate Shaper 1 */
2893 +//     {0x0500,         0,     16,     0x14}, /* XRX200_RS_CTRL                 Rate Shaper ControlRegister */
2894 +//     {0x0500,         0,      1,     0x14}, /* XRX200_RS_CTRL_RSEN            Rate Shaper Enable */
2895 +//     {0x0504,         0,     16,     0x14}, /* XRX200_RS_CBS                  Rate Shaper CommittedBurst Size Register */
2896 +//     {0x0504,         0,     10,     0x14}, /* XRX200_RS_CBS_CBS              Committed Burst Size */
2897 +//     {0x0508,         0,     16,     0x14}, /* XRX200_RS_IBS                  Rate Shaper InstantaneousBurst Size Register */
2898 +//     {0x0508,         0,      2,     0x14}, /* XRX200_RS_IBS_IBS              Instantaneous Burst Size */
2899 +//     {0x050C,         0,     16,     0x14}, /* XRX200_RS_CIR_EXP              Rate Shaper RateExponent Register */
2900 +//     {0x050C,         0,      4,     0x14}, /* XRX200_RS_CIR_EXP_EXP          Exponent */
2901 +//     {0x0510,         0,     16,     0x14}, /* XRX200_RS_CIR_MANT             Rate Shaper RateMantissa Register */
2902 +//     {0x0510,         0,     10,     0x14}, /* XRX200_RS_CIR_MANT_MANT        Mantissa */
2903 +       {0x1100,         0,     16,     0x00}, /* XRX200_PCE_TBL_KEY_7           Table Key Data 7 */
2904 +//     {0x1100,         0,     16,     0x00}, /* XRX200_PCE_TBL_KEY_7_KEY7      Key Value[15:0] */
2905 +       {0x1104,         0,     16,     0x00}, /* XRX200_PCE_TBL_KEY_6           Table Key Data 6 */
2906 +//     {0x1104,         0,     16,     0x00}, /* XRX200_PCE_TBL_KEY_6_KEY6      Key Value[15:0] */
2907 +       {0x1108,         0,     16,     0x00}, /* XRX200_PCE_TBL_KEY_5           Table Key Data 5 */
2908 +//     {0x1108,         0,     16,     0x00}, /* XRX200_PCE_TBL_KEY_5_KEY5      Key Value[15:0] */
2909 +       {0x110C,         0,     16,     0x00}, /* XRX200_PCE_TBL_KEY_4           Table Key Data 4 */
2910 +//     {0x110C,         0,     16,     0x00}, /* XRX200_PCE_TBL_KEY_4_KEY4      Key Value[15:0] */
2911 +       {0x1110,         0,     16,     0x00}, /* XRX200_PCE_TBL_KEY_3           Table Key Data 3 */
2912 +//     {0x1110,         0,     16,     0x00}, /* XRX200_PCE_TBL_KEY_3_KEY3      Key Value[15:0] */
2913 +       {0x1114,         0,     16,     0x00}, /* XRX200_PCE_TBL_KEY_2           Table Key Data 2 */
2914 +//     {0x1114,         0,     16,     0x00}, /* XRX200_PCE_TBL_KEY_2_KEY2      Key Value[15:0] */
2915 +       {0x1118,         0,     16,     0x00}, /* XRX200_PCE_TBL_KEY_1           Table Key Data 1 */
2916 +//     {0x1118,         0,     16,     0x00}, /* XRX200_PCE_TBL_KEY_1_KEY1      Key Value[31:16] */
2917 +       {0x111C,         0,     16,     0x00}, /* XRX200_PCE_TBL_KEY_0           Table Key Data 0 */
2918 +//     {0x111C,         0,     16,     0x00}, /* XRX200_PCE_TBL_KEY_0_KEY0      Key Value[15:0] */
2919 +       {0x1120,         0,     16,     0x00}, /* XRX200_PCE_TBL_MASK_0          Table Mask Write Register0 */
2920 +//     {0x1120,         0,     16,     0x00}, /* XRX200_PCE_TBL_MASK_0_MASK0    Mask Pattern [15:0] */
2921 +       {0x1124,         0,     16,     0x00}, /* XRX200_PCE_TBL_VAL_4           Table Value Register4 */
2922 +//     {0x1124,         0,     16,     0x00}, /* XRX200_PCE_TBL_VAL_4_VAL4      Data value [15:0] */
2923 +       {0x1128,         0,     16,     0x00}, /* XRX200_PCE_TBL_VAL_3           Table Value Register3 */
2924 +//     {0x1128,         0,     16,     0x00}, /* XRX200_PCE_TBL_VAL_3_VAL3      Data value [15:0] */
2925 +       {0x112C,         0,     16,     0x00}, /* XRX200_PCE_TBL_VAL_2           Table Value Register2 */
2926 +//     {0x112C,         0,     16,     0x00}, /* XRX200_PCE_TBL_VAL_2_VAL2      Data value [15:0] */
2927 +       {0x1130,         0,     16,     0x00}, /* XRX200_PCE_TBL_VAL_1           Table Value Register1 */
2928 +//     {0x1130,         0,     16,     0x00}, /* XRX200_PCE_TBL_VAL_1_VAL1      Data value [15:0] */
2929 +       {0x1134,         0,     16,     0x00}, /* XRX200_PCE_TBL_VAL_0           Table Value Register0 */
2930 +//     {0x1134,         0,     16,     0x00}, /* XRX200_PCE_TBL_VAL_0_VAL0      Data value [15:0] */
2931 +//     {0x1138,         0,     16,     0x00}, /* XRX200_PCE_TBL_ADDR            Table Entry AddressRegister */
2932 +       {0x1138,         0,     11,     0x00}, /* XRX200_PCE_TBL_ADDR_ADDR       Table Address */
2933 +//     {0x113C,         0,     16,     0x00}, /* XRX200_PCE_TBL_CTRL            Table Access ControlRegister */
2934 +       {0x113C,        15,      1,     0x00}, /* XRX200_PCE_TBL_CTRL_BAS        Access Busy/Access Start */
2935 +       {0x113C,        13,      1,     0x00}, /* XRX200_PCE_TBL_CTRL_TYPE       Lookup Entry Type */
2936 +       {0x113C,        12,      1,     0x00}, /* XRX200_PCE_TBL_CTRL_VLD        Lookup Entry Valid */
2937 +       {0x113C,         7,      4,     0x00}, /* XRX200_PCE_TBL_CTRL_GMAP       Group Map */
2938 +       {0x113C,         5,      2,     0x00}, /* XRX200_PCE_TBL_CTRL_OPMOD      Lookup Table Access Operation Mode */
2939 +       {0x113C,         0,      5,     0x00}, /* XRX200_PCE_TBL_CTRL_ADDR       Lookup Table Address */
2940 +//     {0x1140,         0,     16,     0x00}, /* XRX200_PCE_TBL_STAT            Table General StatusRegister */
2941 +//     {0x1140,         2,      1,     0x00}, /* XRX200_PCE_TBL_STAT_TBUSY      Table Access Busy */
2942 +//     {0x1140,         1,      1,     0x00}, /* XRX200_PCE_TBL_STAT_TEMPT      Table Empty */
2943 +//     {0x1140,         0,      1,     0x00}, /* XRX200_PCE_TBL_STAT_TFUL       Table Full */
2944 +//     {0x1144,         0,     16,     0x00}, /* XRX200_PCE_AGE_0               Aging Counter ConfigurationRegister 0 */
2945 +//     {0x1144,         0,      4,     0x00}, /* XRX200_PCE_AGE_0_EXP           Aging Counter Exponent Value  */
2946 +//     {0x1148,         0,     16,     0x00}, /* XRX200_PCE_AGE_1               Aging Counter ConfigurationRegister 1 */
2947 +//     {0x1148,         0,     16,     0x00}, /* XRX200_PCE_AGE_1_MANT          Aging Counter Mantissa Value  */
2948 +//     {0x114C,         0,     16,     0x00}, /* XRX200_PCE_PMAP_1              Port Map Register 1 */
2949 +//     {0x114C,         0,     16,     0x00}, /* XRX200_PCE_PMAP_1_MPMAP        Monitoring Port Map */
2950 +//     {0x1150,         0,     16,     0x00}, /* XRX200_PCE_PMAP_2              Port Map Register 2 */
2951 +//     {0x1150,         0,     16,     0x00}, /* XRX200_PCE_PMAP_2_DMCPMAP      Default Multicast Port Map */
2952 +//     {0x1154,         0,     16,     0x00}, /* XRX200_PCE_PMAP_3              Port Map Register 3 */
2953 +//     {0x1154,         0,     16,     0x00}, /* XRX200_PCE_PMAP_3_UUCMAP       Default Unknown Unicast Port Map */
2954 +//     {0x1158,         0,     16,     0x00}, /* XRX200_PCE_GCTRL_0             PCE Global Control Register0 */
2955 +//     {0x1158,        15,      1,     0x00}, /* XRX200_PCE_GCTRL_0_IGMP        IGMP Mode Selection */
2956 +       {0x1158,        14,      1,     0x00}, /* XRX200_PCE_GCTRL_0_VLAN        VLAN-aware Switching */
2957 +//     {0x1158,        13,      1,     0x00}, /* XRX200_PCE_GCTRL_0_NOPM        No Port Map Forwarding */
2958 +//     {0x1158,        12,      1,     0x00}, /* XRX200_PCE_GCTRL_0_SCONUC      Unknown Unicast Storm Control */
2959 +//     {0x1158,        11,      1,     0x00}, /* XRX200_PCE_GCTRL_0_SCONMC      Multicast Storm Control */
2960 +//     {0x1158,        10,      1,     0x00}, /* XRX200_PCE_GCTRL_0_SCONBC      Broadcast Storm Control */
2961 +//     {0x1158,         8,      2,     0x00}, /* XRX200_PCE_GCTRL_0_SCONMOD     Storm Control Mode */
2962 +//     {0x1158,         4,      4,     0x00}, /* XRX200_PCE_GCTRL_0_SCONMET     Storm Control Metering Instance */
2963 +//     {0x1158,         3,      1,     0x00}, /* XRX200_PCE_GCTRL_0_MC_VALID    Access Request */
2964 +//     {0x1158,         2,      1,     0x00}, /* XRX200_PCE_GCTRL_0_PLCKMOD     Port Lock Mode */
2965 +//     {0x1158,         1,      1,     0x00}, /* XRX200_PCE_GCTRL_0_PLIMMOD     MAC Address Learning Limitation Mode */
2966 +//     {0x1158,         0,      1,     0x00}, /* XRX200_PCE_GCTRL_0_MTFL        MAC Table Flushing */
2967 +//     {0x115C,         0,     16,     0x00}, /* XRX200_PCE_GCTRL_1             PCE Global Control Register1 */
2968 +//     {0x115C,         1,      1,     0x00}, /* XRX200_PCE_GCTRL_1_PCE_DIS     PCE Disable after currently processed packet */
2969 +//     {0x115C,         0,      1,     0x00}, /* XRX200_PCE_GCTRL_1_LRNMOD      MAC Address Learning Mode */
2970 +//     {0x1160,         0,     16,     0x00}, /* XRX200_PCE_TCM_GLOB_CTRL       Three-color MarkerGlobal Control Register */
2971 +//     {0x1160,         6,      3,     0x00}, /* XRX200_PCE_TCM_GLOB_CTRL_DPRED Re-marking Drop Precedence Red Encoding */
2972 +//     {0x1160,         3,      3,     0x00}, /* XRX200_PCE_TCM_GLOB_CTRL_DPYEL Re-marking Drop Precedence Yellow Encoding */
2973 +//     {0x1160,         0,      3,     0x00}, /* XRX200_PCE_TCM_GLOB_CTRL_DPGRN Re-marking Drop Precedence Green Encoding */
2974 +//     {0x1164,         0,     16,     0x00}, /* XRX200_PCE_IGMP_CTRL           IGMP Control Register */
2975 +//     {0x1164,        15,      1,     0x00}, /* XRX200_PCE_IGMP_CTRL_FAGEEN    Force Aging of Table Entries Enable */
2976 +//     {0x1164,        14,      1,     0x00}, /* XRX200_PCE_IGMP_CTRL_FLEAVE    Fast Leave Enable */
2977 +//     {0x1164,        13,      1,     0x00}, /* XRX200_PCE_IGMP_CTRL_DMRTEN    Default Maximum Response Time Enable */
2978 +//     {0x1164,        12,      1,     0x00}, /* XRX200_PCE_IGMP_CTRL_JASUP     Join Aggregation Suppression Enable */
2979 +//     {0x1164,        11,      1,     0x00}, /* XRX200_PCE_IGMP_CTRL_REPSUP    Report Suppression Enable */
2980 +//     {0x1164,        10,      1,     0x00}, /* XRX200_PCE_IGMP_CTRL_SRPEN     Snooping of Router Port Enable */
2981 +//     {0x1164,         8,      2,     0x00}, /* XRX200_PCE_IGMP_CTRL_ROB       Robustness Variable */
2982 +//     {0x1164,         0,      8,     0x00}, /* XRX200_PCE_IGMP_CTRL_DMRT      IGMP Default Maximum Response Time */
2983 +//     {0x1168,         0,     16,     0x00}, /* XRX200_PCE_IGMP_DRPM           IGMP Default RouterPort Map Register */
2984 +//     {0x1168,         0,     16,     0x00}, /* XRX200_PCE_IGMP_DRPM_DRPM      IGMP Default Router Port Map */
2985 +//     {0x116C,         0,     16,     0x00}, /* XRX200_PCE_IGMP_AGE_0          IGMP Aging Register0 */
2986 +//     {0x116C,         3,      8,     0x00}, /* XRX200_PCE_IGMP_AGE_0_MANT     IGMP Group Aging Time Mantissa */
2987 +//     {0x116C,         0,      3,     0x00}, /* XRX200_PCE_IGMP_AGE_0_EXP      IGMP Group Aging Time Exponent */
2988 +//     {0x1170,         0,     16,     0x00}, /* XRX200_PCE_IGMP_AGE_1          IGMP Aging Register1 */
2989 +//     {0x1170,         0,     12,     0x00}, /* XRX200_PCE_IGMP_AGE_1_MANT     IGMP Router Port Aging Time Mantissa */
2990 +//     {0x1174,         0,     16,     0x00}, /* XRX200_PCE_IGMP_STAT           IGMP Status Register */
2991 +//     {0x1174,         0,     16,     0x00}, /* XRX200_PCE_IGMP_STAT_IGPM      IGMP Port Map */
2992 +//     {0x1178,         0,     16,     0x00}, /* XRX200_WOL_GLB_CTRL            Wake-on-LAN ControlRegister */
2993 +//     {0x1178,         0,      1,     0x00}, /* XRX200_WOL_GLB_CTRL_PASSEN     WoL Password Enable */
2994 +//     {0x117C,         0,     16,     0x00}, /* XRX200_WOL_DA_0                Wake-on-LAN DestinationAddress Register 0 */
2995 +//     {0x117C,         0,     16,     0x00}, /* XRX200_WOL_DA_0_DA0            WoL Destination Address [15:0] */
2996 +//     {0x1180,         0,     16,     0x00}, /* XRX200_WOL_DA_1                Wake-on-LAN DestinationAddress Register 1 */
2997 +//     {0x1180,         0,     16,     0x00}, /* XRX200_WOL_DA_1_DA1            WoL Destination Address [31:16] */
2998 +//     {0x1184,         0,     16,     0x00}, /* XRX200_WOL_DA_2                Wake-on-LAN DestinationAddress Register 2 */
2999 +//     {0x1184,         0,     16,     0x00}, /* XRX200_WOL_DA_2_DA2            WoL Destination Address [47:32] */
3000 +//     {0x1188,         0,     16,     0x00}, /* XRX200_WOL_PW_0                Wake-on-LAN Password Register0 */
3001 +//     {0x1188,         0,     16,     0x00}, /* XRX200_WOL_PW_0_PW0            WoL Password [15:0] */
3002 +//     {0x118C,         0,     16,     0x00}, /* XRX200_WOL_PW_1                Wake-on-LAN Password Register1 */
3003 +//     {0x118C,         0,     16,     0x00}, /* XRX200_WOL_PW_1_PW1            WoL Password [31:16] */
3004 +//     {0x1190,         0,     16,     0x00}, /* XRX200_WOL_PW_2                Wake-on-LAN Password Register2 */
3005 +//     {0x1190,         0,     16,     0x00}, /* XRX200_WOL_PW_2_PW2            WoL Password [47:32] */
3006 +//     {0x1194,         0,     16,     0x00}, /* XRX200_PCE_IER_0_PINT          Parser and ClassificationEngine Global Interrupt Enable Register 0 */
3007 +//     {0x1194,        15,      1,     0x00}, /* XRX200_PCE_IER_0_PINT_15       Port Interrupt Enable */
3008 +//     {0x1194,        14,      1,     0x00}, /* XRX200_PCE_IER_0_PINT_14       Port Interrupt Enable */
3009 +//     {0x1194,        13,      1,     0x00}, /* XRX200_PCE_IER_0_PINT_13       Port Interrupt Enable */
3010 +//     {0x1194,        12,      1,     0x00}, /* XRX200_PCE_IER_0_PINT_12       Port Interrupt Enable */
3011 +//     {0x1194,        11,      1,     0x00}, /* XRX200_PCE_IER_0_PINT_11       Port Interrupt Enable */
3012 +//     {0x1194,        10,      1,     0x00}, /* XRX200_PCE_IER_0_PINT_10       Port Interrupt Enable */
3013 +//     {0x1194,         9,      1,     0x00}, /* XRX200_PCE_IER_0_PINT_9        Port Interrupt Enable */
3014 +//     {0x1194,         8,      1,     0x00}, /* XRX200_PCE_IER_0_PINT_8        Port Interrupt Enable */
3015 +//     {0x1194,         7,      1,     0x00}, /* XRX200_PCE_IER_0_PINT_7        Port Interrupt Enable */
3016 +//     {0x1194,         6,      1,     0x00}, /* XRX200_PCE_IER_0_PINT_6        Port Interrupt Enable */
3017 +//     {0x1194,         5,      1,     0x00}, /* XRX200_PCE_IER_0_PINT_5        Port Interrupt Enable */
3018 +//     {0x1194,         4,      1,     0x00}, /* XRX200_PCE_IER_0_PINT_4        Port Interrupt Enable */
3019 +//     {0x1194,         3,      1,     0x00}, /* XRX200_PCE_IER_0_PINT_3        Port Interrupt Enable */
3020 +//     {0x1194,         2,      1,     0x00}, /* XRX200_PCE_IER_0_PINT_2        Port Interrupt Enable */
3021 +//     {0x1194,         1,      1,     0x00}, /* XRX200_PCE_IER_0_PINT_1        Port Interrupt Enable */
3022 +//     {0x1194,         0,      1,     0x00}, /* XRX200_PCE_IER_0_PINT_0        Port Interrupt Enable */
3023 +//     {0x1198,         0,     16,     0x00}, /* XRX200_PCE_IER_1               Parser and ClassificationEngine Global Interrupt Enable Register 1 */
3024 +//     {0x1198,         6,      1,     0x00}, /* XRX200_PCE_IER_1_FLOWINT       Traffic Flow Table Interrupt Rule matched Interrupt Enable */
3025 +//     {0x1198,         5,      1,     0x00}, /* XRX200_PCE_IER_1_CPH2          Classification Phase 2 Ready Interrupt Enable */
3026 +//     {0x1198,         4,      1,     0x00}, /* XRX200_PCE_IER_1_CPH1          Classification Phase 1 Ready Interrupt Enable */
3027 +//     {0x1198,         3,      1,     0x00}, /* XRX200_PCE_IER_1_CPH0          Classification Phase 0 Ready Interrupt Enable */
3028 +//     {0x1198,         2,      1,     0x00}, /* XRX200_PCE_IER_1_PRDY          Parser Ready Interrupt Enable */
3029 +//     {0x1198,         1,      1,     0x00}, /* XRX200_PCE_IER_1_IGTF          IGMP Table Full Interrupt Enable */
3030 +//     {0x1198,         0,      1,     0x00}, /* XRX200_PCE_IER_1_MTF           MAC Table Full Interrupt Enable */
3031 +//     {0x119C,         0,     16,     0x00}, /* XRX200_PCE_ISR_0_PINT          Parser and ClassificationEngine Global Interrupt Status Register 0 */
3032 +//     {0x119C,        15,      1,     0x00}, /* XRX200_PCE_ISR_0_PINT_15       Port Interrupt */
3033 +//     {0x119C,        14,      1,     0x00}, /* XRX200_PCE_ISR_0_PINT_14       Port Interrupt */
3034 +//     {0x119C,        13,      1,     0x00}, /* XRX200_PCE_ISR_0_PINT_13       Port Interrupt */
3035 +//     {0x119C,        12,      1,     0x00}, /* XRX200_PCE_ISR_0_PINT_12       Port Interrupt */
3036 +//     {0x119C,        11,      1,     0x00}, /* XRX200_PCE_ISR_0_PINT_11       Port Interrupt */
3037 +//     {0x119C,        10,      1,     0x00}, /* XRX200_PCE_ISR_0_PINT_10       Port Interrupt */
3038 +//     {0x119C,         9,      1,     0x00}, /* XRX200_PCE_ISR_0_PINT_9        Port Interrupt */
3039 +//     {0x119C,         8,      1,     0x00}, /* XRX200_PCE_ISR_0_PINT_8        Port Interrupt */
3040 +//     {0x119C,         7,      1,     0x00}, /* XRX200_PCE_ISR_0_PINT_7        Port Interrupt */
3041 +//     {0x119C,         6,      1,     0x00}, /* XRX200_PCE_ISR_0_PINT_6        Port Interrupt */
3042 +//     {0x119C,         5,      1,     0x00}, /* XRX200_PCE_ISR_0_PINT_5        Port Interrupt */
3043 +//     {0x119C,         4,      1,     0x00}, /* XRX200_PCE_ISR_0_PINT_4        Port Interrupt */
3044 +//     {0x119C,         3,      1,     0x00}, /* XRX200_PCE_ISR_0_PINT_3        Port Interrupt */
3045 +//     {0x119C,         2,      1,     0x00}, /* XRX200_PCE_ISR_0_PINT_2        Port Interrupt */
3046 +//     {0x119C,         1,      1,     0x00}, /* XRX200_PCE_ISR_0_PINT_1        Port Interrupt */
3047 +//     {0x119C,         0,      1,     0x00}, /* XRX200_PCE_ISR_0_PINT_0        Port Interrupt */
3048 +//     {0x11A0,         0,     16,     0x00}, /* XRX200_PCE_ISR_1               Parser and ClassificationEngine Global Interrupt Status Register 1 */
3049 +//     {0x11A0,         6,      1,     0x00}, /* XRX200_PCE_ISR_1_FLOWINT       Traffic Flow Table Interrupt Rule matched */
3050 +//     {0x11A0,         5,      1,     0x00}, /* XRX200_PCE_ISR_1_CPH2          Classification Phase 2 Ready Interrupt */
3051 +//     {0x11A0,         4,      1,     0x00}, /* XRX200_PCE_ISR_1_CPH1          Classification Phase 1 Ready Interrupt */
3052 +//     {0x11A0,         3,      1,     0x00}, /* XRX200_PCE_ISR_1_CPH0          Classification Phase 0 Ready Interrupt */
3053 +//     {0x11A0,         2,      1,     0x00}, /* XRX200_PCE_ISR_1_PRDY          Parser Ready Interrupt */
3054 +//     {0x11A0,         1,      1,     0x00}, /* XRX200_PCE_ISR_1_IGTF          IGMP Table Full Interrupt */
3055 +//     {0x11A0,         0,      1,     0x00}, /* XRX200_PCE_ISR_1_MTF           MAC Table Full Interrupt */
3056 +//     {0x11A4,         0,     16,     0x00}, /* XRX200_PARSER_STAT_FIFO        Parser Status Register */
3057 +//     {0x11A4,         8,      8,     0x00}, /* XRX200_PARSER_STAT_FSM_DAT_CNT Parser FSM Data Counter */
3058 +//     {0x11A4,         5,      3,     0x00}, /* XRX200_PARSER_STAT_FSM_STATE   Parser FSM State */
3059 +//     {0x11A4,         4,      1,     0x00}, /* XRX200_PARSER_STAT_PKT_ERR     Packet error detected */
3060 +//     {0x11A4,         3,      1,     0x00}, /* XRX200_PARSER_STAT_FSM_FIN     Parser FSM finished */
3061 +//     {0x11A4,         2,      1,     0x00}, /* XRX200_PARSER_STAT_FSM_START   Parser FSM start */
3062 +//     {0x11A4,         1,      1,     0x00}, /* XRX200_PARSER_STAT_FIFO_RDY    Parser FIFO ready for read. */
3063 +//     {0x11A4,         0,      1,     0x00}, /* XRX200_PARSER_STAT_FIFO_FULL   Parser */
3064 +//     {0x1200,         0,     16,     0x28}, /* XRX200_PCE_PCTRL_0             PCE Port ControlRegister 0 */
3065 +//     {0x1200,        13,      1,     0x28}, /* XRX200_PCE_PCTRL_0_MCST        Multicast Forwarding Mode Selection */
3066 +//     {0x1200,        12,      1,     0x28}, /* XRX200_PCE_PCTRL_0_EGSTEN      Table-based Egress Special Tag Enable */
3067 +//     {0x1200,        11,      1,     0x28}, /* XRX200_PCE_PCTRL_0_IGSTEN      Ingress Special Tag Enable */
3068 +//     {0x1200,        10,      1,     0x28}, /* XRX200_PCE_PCTRL_0_PCPEN       PCP Remarking Mode */
3069 +//     {0x1200,         9,      1,     0x28}, /* XRX200_PCE_PCTRL_0_CLPEN       Class Remarking Mode */
3070 +//     {0x1200,         8,      1,     0x28}, /* XRX200_PCE_PCTRL_0_DPEN        Drop Precedence Remarking Mode */
3071 +//     {0x1200,         7,      1,     0x28}, /* XRX200_PCE_PCTRL_0_CMOD        Three-color Marker Color Mode */
3072 +//     {0x1200,         6,      1,     0x28}, /* XRX200_PCE_PCTRL_0_VREP        VLAN Replacement Mode */
3073 +       {0x1200,         5,      1,     0x28}, /* XRX200_PCE_PCTRL_0_TVM         Transparent VLAN Mode */
3074 +//     {0x1200,         4,      1,     0x28}, /* XRX200_PCE_PCTRL_0_PLOCK       Port Locking Enable */
3075 +//     {0x1200,         3,      1,     0x28}, /* XRX200_PCE_PCTRL_0_AGEDIS      Aging Disable */
3076 +//     {0x1200,         0,      3,     0x28}, /* XRX200_PCE_PCTRL_0_PSTATE      Port State */
3077 +//     {0x1204,         0,     16,     0x28}, /* XRX200_PCE_PCTRL_1             PCE Port ControlRegister 1 */
3078 +//     {0x1204,         0,      8,     0x28}, /* XRX200_PCE_PCTRL_1_LRNLIM      MAC Address Learning Limit */
3079 +//     {0x1208,         0,     16,     0x28}, /* XRX200_PCE_PCTRL_2             PCE Port ControlRegister 2 */
3080 +//     {0x1208,         7,      1,     0x28}, /* XRX200_PCE_PCTRL_2_DSCPMOD     DSCP Mode Selection */
3081 +//     {0x1208,         5,      2,     0x28}, /* XRX200_PCE_PCTRL_2_DSCP        Enable DSCP to select the Class of Service */
3082 +//     {0x1208,         4,      1,     0x28}, /* XRX200_PCE_PCTRL_2_PCP         Enable VLAN PCP to select the Class of Service */
3083 +//     {0x1208,         0,      4,     0x28}, /* XRX200_PCE_PCTRL_2_PCLASS      Port-based Traffic Class */
3084 +//     {0x120C,         0,     16,     0x28}, /* XRX200_PCE_PCTRL_3_VIO         PCE Port ControlRegister 3 */
3085 +//     {0x120C,        11,      1,     0x28}, /* XRX200_PCE_PCTRL_3_EDIR        Egress Redirection Mode */
3086 +//     {0x120C,        10,      1,     0x28}, /* XRX200_PCE_PCTRL_3_RXDMIR      Receive Mirroring Enable for dropped frames */
3087 +//     {0x120C,         9,      1,     0x28}, /* XRX200_PCE_PCTRL_3_RXVMIR      Receive Mirroring Enable for valid frames */
3088 +//     {0x120C,         8,      1,     0x28}, /* XRX200_PCE_PCTRL_3_TXMIR       Transmit Mirroring Enable */
3089 +//     {0x120C,         7,      1,     0x28}, /* XRX200_PCE_PCTRL_3_VIO_7       Violation Type 7 Mirroring Enable */
3090 +//     {0x120C,         6,      1,     0x28}, /* XRX200_PCE_PCTRL_3_VIO_6       Violation Type 6 Mirroring Enable */
3091 +//     {0x120C,         5,      1,     0x28}, /* XRX200_PCE_PCTRL_3_VIO_5       Violation Type 5 Mirroring Enable */
3092 +//     {0x120C,         4,      1,     0x28}, /* XRX200_PCE_PCTRL_3_VIO_4       Violation Type 4 Mirroring Enable */
3093 +//     {0x120C,         3,      1,     0x28}, /* XRX200_PCE_PCTRL_3_VIO_3       Violation Type 3 Mirroring Enable */
3094 +//     {0x120C,         2,      1,     0x28}, /* XRX200_PCE_PCTRL_3_VIO_2       Violation Type 2 Mirroring Enable */
3095 +//     {0x120C,         1,      1,     0x28}, /* XRX200_PCE_PCTRL_3_VIO_1       Violation Type 1 Mirroring Enable */
3096 +//     {0x120C,         0,      1,     0x28}, /* XRX200_PCE_PCTRL_3_VIO_0       Violation Type 0 Mirroring Enable */
3097 +//     {0x1210,         0,     16,     0x28}, /* XRX200_WOL_CTRL                Wake-on-LAN ControlRegister */
3098 +//     {0x1210,         0,      1,     0x28}, /* XRX200_WOL_CTRL_PORT           WoL Enable */
3099 +//     {0x1214,         0,     16,     0x28}, /* XRX200_PCE_VCTRL               PCE VLAN ControlRegister */
3100 +       {0x1214,         5,      1,     0x28}, /* XRX200_PCE_VCTRL_VSR           VLAN Security Rule */
3101 +       {0x1214,         4,      1,     0x28}, /* XRX200_PCE_VCTRL_VEMR          VLAN Egress Member Violation Rule */
3102 +       {0x1214,         3,      1,     0x28}, /* XRX200_PCE_VCTRL_VIMR          VLAN Ingress Member Violation Rule */
3103 +       {0x1214,         1,      2,     0x28}, /* XRX200_PCE_VCTRL_VINR          VLAN Ingress Tag Rule */
3104 +       {0x1214,         0,      1,     0x28}, /* XRX200_PCE_VCTRL_UVR           Unknown VLAN Rule */
3105 +//     {0x1218,         0,     16,     0x28}, /* XRX200_PCE_DEFPVID             PCE Default PortVID Register */
3106 +       {0x1218,         0,      6,     0x28}, /* XRX200_PCE_DEFPVID_PVID        Default Port VID Index */
3107 +//     {0x121C,         0,     16,     0x28}, /* XRX200_PCE_PSTAT               PCE Port StatusRegister */
3108 +//     {0x121C,         0,     16,     0x28}, /* XRX200_PCE_PSTAT_LRNCNT        Learning Count */
3109 +//     {0x1220,         0,     16,     0x28}, /* XRX200_PCE_PIER                Parser and ClassificationEngine Port Interrupt Enable Register */
3110 +//     {0x1220,         5,      1,     0x28}, /* XRX200_PCE_PIER_CLDRP          Classification Drop Interrupt Enable */
3111 +//     {0x1220,         4,      1,     0x28}, /* XRX200_PCE_PIER_PTDRP          Port Drop Interrupt Enable */
3112 +//     {0x1220,         3,      1,     0x28}, /* XRX200_PCE_PIER_VLAN           VLAN Violation Interrupt Enable */
3113 +//     {0x1220,         2,      1,     0x28}, /* XRX200_PCE_PIER_WOL            Wake-on-LAN Interrupt Enable */
3114 +//     {0x1220,         1,      1,     0x28}, /* XRX200_PCE_PIER_LOCK           Port Limit Alert Interrupt Enable */
3115 +//     {0x1220,         0,      1,     0x28}, /* XRX200_PCE_PIER_LIM            Port Lock Alert Interrupt Enable */
3116 +//     {0x1224,         0,     16,     0x28}, /* XRX200_PCE_PISR                Parser and ClassificationEngine Port Interrupt Status Register */
3117 +//     {0x1224,         5,      1,     0x28}, /* XRX200_PCE_PISR_CLDRP          Classification Drop Interrupt */
3118 +//     {0x1224,         4,      1,     0x28}, /* XRX200_PCE_PISR_PTDRP          Port Drop Interrupt */
3119 +//     {0x1224,         3,      1,     0x28}, /* XRX200_PCE_PISR_VLAN           VLAN Violation Interrupt */
3120 +//     {0x1224,         2,      1,     0x28}, /* XRX200_PCE_PISR_WOL            Wake-on-LAN Interrupt */
3121 +//     {0x1224,         1,      1,     0x28}, /* XRX200_PCE_PISR_LOCK           Port Lock Alert Interrupt */
3122 +//     {0x1224,         0,      1,     0x28}, /* XRX200_PCE_PISR_LIMIT          Port Limitation Alert Interrupt */
3123 +//     {0x1600,         0,     16,     0x1c}, /* XRX200_PCE_TCM_CTRL            Three-colorMarker Control Register */
3124 +//     {0x1600,         0,      1,     0x1c}, /* XRX200_PCE_TCM_CTRL_TCMEN      Three-color Marker metering instance enable */
3125 +//     {0x1604,         0,     16,     0x1c}, /* XRX200_PCE_TCM_STAT            Three-colorMarker Status Register */
3126 +//     {0x1604,         1,      1,     0x1c}, /* XRX200_PCE_TCM_STAT_AL1        Three-color Marker Alert 1 Status */
3127 +//     {0x1604,         0,      1,     0x1c}, /* XRX200_PCE_TCM_STAT_AL0        Three-color Marker Alert 0 Status */
3128 +//     {0x1608,         0,     16,     0x1c}, /* XRX200_PCE_TCM_CBS             Three-color MarkerCommitted Burst Size Register */
3129 +//     {0x1608,         0,     10,     0x1c}, /* XRX200_PCE_TCM_CBS_CBS         Committed Burst Size */
3130 +//     {0x160C,         0,     16,     0x1c}, /* XRX200_PCE_TCM_EBS             Three-color MarkerExcess Burst Size Register */
3131 +//     {0x160C,         0,     10,     0x1c}, /* XRX200_PCE_TCM_EBS_EBS         Excess Burst Size */
3132 +//     {0x1610,         0,     16,     0x1c}, /* XRX200_PCE_TCM_IBS             Three-color MarkerInstantaneous Burst Size Register */
3133 +//     {0x1610,         0,      2,     0x1c}, /* XRX200_PCE_TCM_IBS_IBS         Instantaneous Burst Size */
3134 +//     {0x1614,         0,     16,     0x1c}, /* XRX200_PCE_TCM_CIR_MANT        Three-colorMarker Constant Information Rate Mantissa Register */
3135 +//     {0x1614,         0,     10,     0x1c}, /* XRX200_PCE_TCM_CIR_MANT_MANT   Rate Counter Mantissa */
3136 +//     {0x1618,         0,     16,     0x1c}, /* XRX200_PCE_TCM_CIR_EXP         Three-colorMarker Constant Information Rate Exponent Register */
3137 +//     {0x1618,         0,      4,     0x1c}, /* XRX200_PCE_TCM_CIR_EXP_EXP     Rate Counter Exponent */
3138 +//     {0x2300,         0,     16,     0x00}, /* XRX200_MAC_TEST                MAC Test Register */
3139 +//     {0x2300,         0,     16,     0x00}, /* XRX200_MAC_TEST_JTP            Jitter Test Pattern */
3140 +//     {0x2304,         0,     16,     0x00}, /* XRX200_MAC_PFAD_CFG            MAC Pause FrameSource Address Configuration Register */
3141 +//     {0x2304,         0,      1,     0x00}, /* XRX200_MAC_PFAD_CFG_SAMOD      Source Address Mode */
3142 +//     {0x2308,         0,     16,     0x00}, /* XRX200_MAC_PFSA_0              Pause Frame SourceAddress Part 0  */
3143 +//     {0x2308,         0,     16,     0x00}, /* XRX200_MAC_PFSA_0_PFAD         Pause Frame Source Address Part 0 */
3144 +//     {0x230C,         0,     16,     0x00}, /* XRX200_MAC_PFSA_1              Pause Frame SourceAddress Part 1  */
3145 +//     {0x230C,         0,     16,     0x00}, /* XRX200_MAC_PFSA_1_PFAD         Pause Frame Source Address Part 1 */
3146 +//     {0x2310,         0,     16,     0x00}, /* XRX200_MAC_PFSA_2              Pause Frame SourceAddress Part 2  */
3147 +//     {0x2310,         0,     16,     0x00}, /* XRX200_MAC_PFSA_2_PFAD         Pause Frame Source Address Part 2 */
3148 +//     {0x2314,         0,     16,     0x00}, /* XRX200_MAC_FLEN                MAC Frame Length Register */
3149 +//     {0x2314,         0,     14,     0x00}, /* XRX200_MAC_FLEN_LEN            Maximum Frame Length */
3150 +//     {0x2318,         0,     16,     0x00}, /* XRX200_MAC_VLAN_ETYPE_0        MAC VLAN EthertypeRegister 0 */
3151 +//     {0x2318,         0,     16,     0x00}, /* XRX200_MAC_VLAN_ETYPE_0_OUTER  Ethertype */
3152 +//     {0x231C,         0,     16,     0x00}, /* XRX200_MAC_VLAN_ETYPE_1        MAC VLAN EthertypeRegister 1 */
3153 +//     {0x231C,         0,     16,     0x00}, /* XRX200_MAC_VLAN_ETYPE_1_INNER  Ethertype */
3154 +//     {0x2320,         0,     16,     0x00}, /* XRX200_MAC_IER                 MAC Interrupt EnableRegister */
3155 +//     {0x2320,         0,      8,     0x00}, /* XRX200_MAC_IER_MACIEN          MAC Interrupt Enable */
3156 +//     {0x2324,         0,     16,     0x00}, /* XRX200_MAC_ISR                 MAC Interrupt StatusRegister */
3157 +//     {0x2324,         0,      8,     0x00}, /* XRX200_MAC_ISR_MACINT          MAC Interrupt */
3158 +//     {0x2400,         0,     16,     0x30}, /* XRX200_MAC_PSTAT               MAC Port Status Register */
3159 +//     {0x2400,        11,      1,     0x30}, /* XRX200_MAC_PSTAT_PACT          PHY Active Status */
3160 +       {0x2400,        10,      1,     0x30}, /* XRX200_MAC_PSTAT_GBIT          Gigabit Speed Status */
3161 +       {0x2400,         9,      1,     0x30}, /* XRX200_MAC_PSTAT_MBIT          Megabit Speed Status */
3162 +       {0x2400,         8,      1,     0x30}, /* XRX200_MAC_PSTAT_FDUP          Full Duplex Status */
3163 +//     {0x2400,         7,      1,     0x30}, /* XRX200_MAC_PSTAT_RXPAU         Receive Pause Status */
3164 +//     {0x2400,         6,      1,     0x30}, /* XRX200_MAC_PSTAT_TXPAU         Transmit Pause Status */
3165 +//     {0x2400,         5,      1,     0x30}, /* XRX200_MAC_PSTAT_RXPAUEN       Receive Pause Enable Status */
3166 +//     {0x2400,         4,      1,     0x30}, /* XRX200_MAC_PSTAT_TXPAUEN       Transmit Pause Enable Status */
3167 +       {0x2400,         3,      1,     0x30}, /* XRX200_MAC_PSTAT_LSTAT         Link Status */
3168 +//     {0x2400,         2,      1,     0x30}, /* XRX200_MAC_PSTAT_CRS           Carrier Sense Status */
3169 +//     {0x2400,         1,      1,     0x30}, /* XRX200_MAC_PSTAT_TXLPI         Transmit Low-power Idle Status */
3170 +//     {0x2400,         0,      1,     0x30}, /* XRX200_MAC_PSTAT_RXLPI         Receive Low-power Idle Status */
3171 +//     {0x2404,         0,     16,     0x30}, /* XRX200_MAC_PISR                MAC Interrupt Status Register */
3172 +//     {0x2404,        13,      1,     0x30}, /* XRX200_MAC_PISR_PACT           PHY Active Status */
3173 +//     {0x2404,        12,      1,     0x30}, /* XRX200_MAC_PISR_SPEED          Megabit Speed Status */
3174 +//     {0x2404,        11,      1,     0x30}, /* XRX200_MAC_PISR_FDUP           Full Duplex Status */
3175 +//     {0x2404,        10,      1,     0x30}, /* XRX200_MAC_PISR_RXPAUEN        Receive Pause Enable Status */
3176 +//     {0x2404,         9,      1,     0x30}, /* XRX200_MAC_PISR_TXPAUEN        Transmit Pause Enable Status */
3177 +//     {0x2404,         8,      1,     0x30}, /* XRX200_MAC_PISR_LPIOFF         Receive Low-power Idle Mode is left */
3178 +//     {0x2404,         7,      1,     0x30}, /* XRX200_MAC_PISR_LPION          Receive Low-power Idle Mode is entered */
3179 +//     {0x2404,         6,      1,     0x30}, /* XRX200_MAC_PISR_JAM            Jam Status Detected */
3180 +//     {0x2404,         5,      1,     0x30}, /* XRX200_MAC_PISR_TOOSHORT       Too Short Frame Error Detected */
3181 +//     {0x2404,         4,      1,     0x30}, /* XRX200_MAC_PISR_TOOLONG        Too Long Frame Error Detected */
3182 +//     {0x2404,         3,      1,     0x30}, /* XRX200_MAC_PISR_LENERR         Length Mismatch Error Detected */
3183 +//     {0x2404,         2,      1,     0x30}, /* XRX200_MAC_PISR_FCSERR         Frame Checksum Error Detected */
3184 +//     {0x2404,         1,      1,     0x30}, /* XRX200_MAC_PISR_TXPAUSE        Pause Frame Transmitted */
3185 +//     {0x2404,         0,      1,     0x30}, /* XRX200_MAC_PISR_RXPAUSE        Pause Frame Received */
3186 +//     {0x2408,         0,     16,     0x30}, /* XRX200_MAC_PIER                MAC Interrupt Enable Register */
3187 +//     {0x2408,        13,      1,     0x30}, /* XRX200_MAC_PIER_PACT           PHY Active Status */
3188 +//     {0x2408,        12,      1,     0x30}, /* XRX200_MAC_PIER_SPEED          Megabit Speed Status */
3189 +//     {0x2408,        11,      1,     0x30}, /* XRX200_MAC_PIER_FDUP           Full Duplex Status */
3190 +//     {0x2408,        10,      1,     0x30}, /* XRX200_MAC_PIER_RXPAUEN        Receive Pause Enable Status */
3191 +//     {0x2408,         9,      1,     0x30}, /* XRX200_MAC_PIER_TXPAUEN        Transmit Pause Enable Status */
3192 +//     {0x2408,         8,      1,     0x30}, /* XRX200_MAC_PIER_LPIOFF         Low-power Idle Off Interrupt Mask */
3193 +//     {0x2408,         7,      1,     0x30}, /* XRX200_MAC_PIER_LPION          Low-power Idle On Interrupt Mask */
3194 +//     {0x2408,         6,      1,     0x30}, /* XRX200_MAC_PIER_JAM            Jam Status Interrupt Mask */
3195 +//     {0x2408,         5,      1,     0x30}, /* XRX200_MAC_PIER_TOOSHORT       Too Short Frame Error Interrupt Mask */
3196 +//     {0x2408,         4,      1,     0x30}, /* XRX200_MAC_PIER_TOOLONG        Too Long Frame Error Interrupt Mask */
3197 +//     {0x2408,         3,      1,     0x30}, /* XRX200_MAC_PIER_LENERR         Length Mismatch Error Interrupt Mask */
3198 +//     {0x2408,         2,      1,     0x30}, /* XRX200_MAC_PIER_FCSERR         Frame Checksum Error Interrupt Mask */
3199 +//     {0x2408,         1,      1,     0x30}, /* XRX200_MAC_PIER_TXPAUSE        Transmit Pause Frame Interrupt Mask */
3200 +//     {0x2408,         0,      1,     0x30}, /* XRX200_MAC_PIER_RXPAUSE        Receive Pause Frame Interrupt Mask */
3201 +//     {0x240C,         0,     16,     0x30}, /* XRX200_MAC_CTRL_0              MAC Control Register0 */
3202 +//     {0x240C,        13,      2,     0x30}, /* XRX200_MAC_CTRL_0_LCOL         Late Collision Control */
3203 +//     {0x240C,        12,      1,     0x30}, /* XRX200_MAC_CTRL_0_BM           Burst Mode Control */
3204 +//     {0x240C,        11,      1,     0x30}, /* XRX200_MAC_CTRL_0_APADEN       Automatic VLAN Padding Enable */
3205 +//     {0x240C,        10,      1,     0x30}, /* XRX200_MAC_CTRL_0_VPAD2EN      Stacked VLAN Padding Enable */
3206 +//     {0x240C,         9,      1,     0x30}, /* XRX200_MAC_CTRL_0_VPADEN       VLAN Padding Enable */
3207 +//     {0x240C,         8,      1,     0x30}, /* XRX200_MAC_CTRL_0_PADEN        Padding Enable */
3208 +//     {0x240C,         7,      1,     0x30}, /* XRX200_MAC_CTRL_0_FCS          Transmit FCS Control */
3209 +       {0x240C,         4,      3,     0x30}, /* XRX200_MAC_CTRL_0_FCON         Flow Control Mode */
3210 +//     {0x240C,         2,      2,     0x30}, /* XRX200_MAC_CTRL_0_FDUP         Full Duplex Control */
3211 +//     {0x240C,         0,      2,     0x30}, /* XRX200_MAC_CTRL_0_GMII         GMII/MII interface mode selection */
3212 +//     {0x2410,         0,     16,     0x30}, /* XRX200_MAC_CTRL_1              MAC Control Register1 */
3213 +//     {0x2410,         8,      1,     0x30}, /* XRX200_MAC_CTRL_1_SHORTPRE     Short Preamble Control */
3214 +//     {0x2410,         0,      4,     0x30}, /* XRX200_MAC_CTRL_1_IPG          Minimum Inter Packet Gap Size */
3215 +//     {0x2414,         0,     16,     0x30}, /* XRX200_MAC_CTRL_2              MAC Control Register2 */
3216 +//     {0x2414,         3,      1,     0x30}, /* XRX200_MAC_CTRL_2_MLEN         Maximum Untagged Frame Length */
3217 +//     {0x2414,         2,      1,     0x30}, /* XRX200_MAC_CTRL_2_LCHKL        Frame Length Check Long Enable */
3218 +//     {0x2414,         0,      2,     0x30}, /* XRX200_MAC_CTRL_2_LCHKS        Frame Length Check Short Enable */
3219 +//     {0x2418,         0,     16,     0x30}, /* XRX200_MAC_CTRL_3              MAC Control Register3 */
3220 +//     {0x2418,         0,      4,     0x30}, /* XRX200_MAC_CTRL_3_RCNT         Retry Count */
3221 +//     {0x241C,         0,     16,     0x30}, /* XRX200_MAC_CTRL_4              MAC Control Register4 */
3222 +//     {0x241C,         7,      1,     0x30}, /* XRX200_MAC_CTRL_4_LPIEN        LPI Mode Enable */
3223 +//     {0x241C,         0,      7,     0x30}, /* XRX200_MAC_CTRL_4_WAIT         LPI Wait Time */
3224 +//     {0x2420,         0,     16,     0x30}, /* XRX200_MAC_CTRL_5_PJPS         MAC Control Register5 */
3225 +//     {0x2420,         1,      1,     0x30}, /* XRX200_MAC_CTRL_5_PJPS_NOBP    Prolonged Jam pattern size during no-backpressure state */
3226 +//     {0x2420,         0,      1,     0x30}, /* XRX200_MAC_CTRL_5_PJPS_BP      Prolonged Jam pattern size during backpressure state */
3227 +//     {0x2424,         0,     16,     0x30}, /* XRX200_MAC_CTRL_6_XBUF         Transmit and ReceiveBuffer Control Register */
3228 +//     {0x2424,         9,      3,     0x30}, /* XRX200_MAC_CTRL_6_RBUF_DLY_WP  Delay */
3229 +//     {0x2424,         8,      1,     0x30}, /* XRX200_MAC_CTRL_6_RBUF_INIT    Receive Buffer Initialization */
3230 +//     {0x2424,         6,      1,     0x30}, /* XRX200_MAC_CTRL_6_RBUF_BYPASS  Bypass the Receive Buffer */
3231 +//     {0x2424,         3,      3,     0x30}, /* XRX200_MAC_CTRL_6_XBUF_DLY_WP  Delay */
3232 +//     {0x2424,         2,      1,     0x30}, /* XRX200_MAC_CTRL_6_XBUF_INIT    Initialize the Transmit Buffer */
3233 +//     {0x2424,         0,      1,     0x30}, /* XRX200_MAC_CTRL_6_XBUF_BYPASS  Bypass the Transmit Buffer */
3234 +//     {0x2428,         0,     16,     0x30}, /* XRX200_MAC_BUFST_XBUF          MAC Receive and TransmitBuffer Status Register */
3235 +//     {0x2428,         3,      1,     0x30}, /* XRX200_MAC_BUFST_RBUF_UFL      Receive Buffer Underflow Indicator */
3236 +//     {0x2428,         2,      1,     0x30}, /* XRX200_MAC_BUFST_RBUF_OFL      Receive Buffer Overflow Indicator */
3237 +//     {0x2428,         1,      1,     0x30}, /* XRX200_MAC_BUFST_XBUF_UFL      Transmit Buffer Underflow Indicator */
3238 +//     {0x2428,         0,      1,     0x30}, /* XRX200_MAC_BUFST_XBUF_OFL      Transmit Buffer Overflow Indicator */
3239 +//     {0x242C,         0,     16,     0x30}, /* XRX200_MAC_TESTEN              MAC Test Enable Register */
3240 +//     {0x242C,         2,      1,     0x30}, /* XRX200_MAC_TESTEN_JTEN         Jitter Test Enable */
3241 +//     {0x242C,         1,      1,     0x30}, /* XRX200_MAC_TESTEN_TXER         Transmit Error Insertion */
3242 +//     {0x242C,         0,      1,     0x30}, /* XRX200_MAC_TESTEN_LOOP         MAC Loopback Enable */
3243 +//     {0x2900,         0,     16,     0x00}, /* XRX200_FDMA_CTRL               Ethernet Switch FetchDMA Control Register */
3244 +//     {0x2900,         7,      5,     0x00}, /* XRX200_FDMA_CTRL_LPI_THRESHOLD Low Power Idle Threshold */
3245 +//     {0x2900,         4,      3,     0x00}, /* XRX200_FDMA_CTRL_LPI_MODE      Low Power Idle Mode */
3246 +//     {0x2900,         2,      2,     0x00}, /* XRX200_FDMA_CTRL_EGSTAG        Egress Special Tag Size */
3247 +//     {0x2900,         1,      1,     0x00}, /* XRX200_FDMA_CTRL_IGSTAG        Ingress Special Tag Size */
3248 +//     {0x2900,         0,      1,     0x00}, /* XRX200_FDMA_CTRL_EXCOL         Excessive Collision Handling */
3249 +//     {0x2904,         0,     16,     0x00}, /* XRX200_FDMA_STETYPE            Special Tag EthertypeControl Register */
3250 +//     {0x2904,         0,     16,     0x00}, /* XRX200_FDMA_STETYPE_ETYPE      Special Tag Ethertype */
3251 +//     {0x2908,         0,     16,     0x00}, /* XRX200_FDMA_VTETYPE            VLAN Tag EthertypeControl Register */
3252 +//     {0x2908,         0,     16,     0x00}, /* XRX200_FDMA_VTETYPE_ETYPE      VLAN Tag Ethertype */
3253 +//     {0x290C,         0,     16,     0x00}, /* XRX200_FDMA_STAT_0             FDMA Status Register0 */
3254 +//     {0x290C,         0,     16,     0x00}, /* XRX200_FDMA_STAT_0_FSMS        FSM states status */
3255 +//     {0x2910,         0,     16,     0x00}, /* XRX200_FDMA_IER                Fetch DMA Global InterruptEnable Register */
3256 +//     {0x2910,        14,      1,     0x00}, /* XRX200_FDMA_IER_PCKD           Packet Drop Interrupt Enable */
3257 +//     {0x2910,        13,      1,     0x00}, /* XRX200_FDMA_IER_PCKR           Packet Ready Interrupt Enable */
3258 +//     {0x2910,         0,      8,     0x00}, /* XRX200_FDMA_IER_PCKT           Packet Sent Interrupt Enable */
3259 +//     {0x2914,         0,     16,     0x00}, /* XRX200_FDMA_ISR                Fetch DMA Global InterruptStatus Register */
3260 +//     {0x2914,        14,      1,     0x00}, /* XRX200_FDMA_ISR_PCKTD          Packet Drop */
3261 +//     {0x2914,        13,      1,     0x00}, /* XRX200_FDMA_ISR_PCKR           Packet is Ready for Transmission */
3262 +//     {0x2914,         0,      8,     0x00}, /* XRX200_FDMA_ISR_PCKT           Packet Sent Event */
3263 +//     {0x2A00,         0,     16,     0x18}, /* XRX200_FDMA_PCTRL              Ethernet SwitchFetch DMA Port Control Register */
3264 +//     {0x2A00,         3,      2,     0x18}, /* XRX200_FDMA_PCTRL_VLANMOD      VLAN Modification Enable */
3265 +//     {0x2A00,         2,      1,     0x18}, /* XRX200_FDMA_PCTRL_DSCPRM       DSCP Re-marking Enable */
3266 +//     {0x2A00,         1,      1,     0x18}, /* XRX200_FDMA_PCTRL_STEN         Special Tag Insertion Enable */
3267 +//     {0x2A00,         0,      1,     0x18}, /* XRX200_FDMA_PCTRL_EN           FDMA Port Enable */
3268 +//     {0x2A04,         0,     16,     0x18}, /* XRX200_FDMA_PRIO               Ethernet SwitchFetch DMA Port Priority Register */
3269 +//     {0x2A04,         0,      2,     0x18}, /* XRX200_FDMA_PRIO_PRIO          FDMA PRIO */
3270 +//     {0x2A08,         0,     16,     0x18}, /* XRX200_FDMA_PSTAT0             Ethernet SwitchFetch DMA Port Status Register 0 */
3271 +//     {0x2A08,        15,      1,     0x18}, /* XRX200_FDMA_PSTAT0_PKT_AVAIL   Port Egress Packet Available */
3272 +//     {0x2A08,        14,      1,     0x18}, /* XRX200_FDMA_PSTAT0_POK         Port Status OK */
3273 +//     {0x2A08,         0,      6,     0x18}, /* XRX200_FDMA_PSTAT0_PSEG        Port Egress Segment Count */
3274 +//     {0x2A0C,         0,     16,     0x18}, /* XRX200_FDMA_PSTAT1_HDR         Ethernet SwitchFetch DMA Port Status Register 1 */
3275 +//     {0x2A0C,         0,     10,     0x18}, /* XRX200_FDMA_PSTAT1_HDR_PTR     Header Pointer */
3276 +//     {0x2A10,         0,     16,     0x18}, /* XRX200_FDMA_TSTAMP0            Egress TimeStamp Register 0 */
3277 +//     {0x2A10,         0,     16,     0x18}, /* XRX200_FDMA_TSTAMP0_TSTL       Time Stamp [15:0] */
3278 +//     {0x2A14,         0,     16,     0x18}, /* XRX200_FDMA_TSTAMP1            Egress TimeStamp Register 1 */
3279 +//     {0x2A14,         0,     16,     0x18}, /* XRX200_FDMA_TSTAMP1_TSTH       Time Stamp [31:16] */
3280 +//     {0x2D00,         0,     16,     0x00}, /* XRX200_SDMA_CTRL               Ethernet Switch StoreDMA Control Register */
3281 +//     {0x2D00,         0,      1,     0x00}, /* XRX200_SDMA_CTRL_TSTEN         Time Stamp Enable */
3282 +//     {0x2D04,         0,     16,     0x00}, /* XRX200_SDMA_FCTHR1             SDMA Flow Control Threshold1 Register */
3283 +//     {0x2D04,         0,     10,     0x00}, /* XRX200_SDMA_FCTHR1_THR1        Threshold 1 */
3284 +//     {0x2D08,         0,     16,     0x00}, /* XRX200_SDMA_FCTHR2             SDMA Flow Control Threshold2 Register */
3285 +//     {0x2D08,         0,     10,     0x00}, /* XRX200_SDMA_FCTHR2_THR2        Threshold 2 */
3286 +//     {0x2D0C,         0,     16,     0x00}, /* XRX200_SDMA_FCTHR3             SDMA Flow Control Threshold3 Register */
3287 +//     {0x2D0C,         0,     10,     0x00}, /* XRX200_SDMA_FCTHR3_THR3        Threshold 3 */
3288 +//     {0x2D10,         0,     16,     0x00}, /* XRX200_SDMA_FCTHR4             SDMA Flow Control Threshold4 Register */
3289 +//     {0x2D10,         0,     10,     0x00}, /* XRX200_SDMA_FCTHR4_THR4        Threshold 4 */
3290 +//     {0x2D14,         0,     16,     0x00}, /* XRX200_SDMA_FCTHR5             SDMA Flow Control Threshold5 Register */
3291 +//     {0x2D14,         0,     10,     0x00}, /* XRX200_SDMA_FCTHR5_THR5        Threshold 5 */
3292 +//     {0x2D18,         0,     16,     0x00}, /* XRX200_SDMA_FCTHR6             SDMA Flow Control Threshold6 Register */
3293 +//     {0x2D18,         0,     10,     0x00}, /* XRX200_SDMA_FCTHR6_THR6        Threshold 6 */
3294 +//     {0x2D1C,         0,     16,     0x00}, /* XRX200_SDMA_FCTHR7             SDMA Flow Control Threshold7 Register */
3295 +//     {0x2D1C,         0,     11,     0x00}, /* XRX200_SDMA_FCTHR7_THR7        Threshold 7 */
3296 +//     {0x2D20,         0,     16,     0x00}, /* XRX200_SDMA_STAT_0             SDMA Status Register0 */
3297 +//     {0x2D20,         4,      3,     0x00}, /* XRX200_SDMA_STAT_0_BPS_FILL    Back Pressure Status */
3298 +//     {0x2D20,         2,      2,     0x00}, /* XRX200_SDMA_STAT_0_BPS_PNT     Back Pressure Status */
3299 +//     {0x2D20,         0,      2,     0x00}, /* XRX200_SDMA_STAT_0_DROP        Back Pressure Status */
3300 +//     {0x2D24,         0,     16,     0x00}, /* XRX200_SDMA_STAT_1             SDMA Status Register1 */
3301 +//     {0x2D24,         0,     10,     0x00}, /* XRX200_SDMA_STAT_1_FILL        Buffer Filling Level */
3302 +//     {0x2D28,         0,     16,     0x00}, /* XRX200_SDMA_STAT_2             SDMA Status Register2 */
3303 +//     {0x2D28,         0,     16,     0x00}, /* XRX200_SDMA_STAT_2_FSMS        FSM states status */
3304 +//     {0x2D2C,         0,     16,     0x00}, /* XRX200_SDMA_IER                SDMA Interrupt Enable Register */
3305 +//     {0x2D2C,        15,      1,     0x00}, /* XRX200_SDMA_IER_BPEX           Buffer Pointers Exceeded */
3306 +//     {0x2D2C,        14,      1,     0x00}, /* XRX200_SDMA_IER_BFULL          Buffer Full */
3307 +//     {0x2D2C,        13,      1,     0x00}, /* XRX200_SDMA_IER_FERR           Frame Error */
3308 +//     {0x2D2C,         0,      8,     0x00}, /* XRX200_SDMA_IER_FRX            Frame Received Successfully */
3309 +//     {0x2D30,         0,     16,     0x00}, /* XRX200_SDMA_ISR                SDMA Interrupt Status Register */
3310 +//     {0x2D30,        15,      1,     0x00}, /* XRX200_SDMA_ISR_BPEX           Packet Descriptors Exceeded */
3311 +//     {0x2D30,        14,      1,     0x00}, /* XRX200_SDMA_ISR_BFULL          Buffer Full */
3312 +//     {0x2D30,        13,      1,     0x00}, /* XRX200_SDMA_ISR_FERR           Frame Error */
3313 +//     {0x2D30,         0,      8,     0x00}, /* XRX200_SDMA_ISR_FRX            Frame Received Successfully */
3314 +//     {0x2F00,         0,     16,     0x18}, /* XRX200_SDMA_PCTRL              Ethernet SwitchStore DMA Port Control Register */
3315 +//     {0x2F00,        13,      2,     0x18}, /* XRX200_SDMA_PCTRL_DTHR         Drop Threshold Selection */
3316 +//     {0x2F00,        11,      2,     0x18}, /* XRX200_SDMA_PCTRL_PTHR         Pause Threshold Selection */
3317 +//     {0x2F00,        10,      1,     0x18}, /* XRX200_SDMA_PCTRL_PHYEFWD      Forward PHY Error Frames */
3318 +//     {0x2F00,         9,      1,     0x18}, /* XRX200_SDMA_PCTRL_ALGFWD       Forward Alignment Error Frames */
3319 +//     {0x2F00,         8,      1,     0x18}, /* XRX200_SDMA_PCTRL_LENFWD       Forward Length Errored Frames */
3320 +//     {0x2F00,         7,      1,     0x18}, /* XRX200_SDMA_PCTRL_OSFWD        Forward Oversized Frames */
3321 +//     {0x2F00,         6,      1,     0x18}, /* XRX200_SDMA_PCTRL_USFWD        Forward Undersized Frames */
3322 +//     {0x2F00,         5,      1,     0x18}, /* XRX200_SDMA_PCTRL_FCSIGN       Ignore FCS Errors */
3323 +//     {0x2F00,         4,      1,     0x18}, /* XRX200_SDMA_PCTRL_FCSFWD       Forward FCS Errored Frames */
3324 +//     {0x2F00,         3,      1,     0x18}, /* XRX200_SDMA_PCTRL_PAUFWD       Pause Frame Forwarding */
3325 +//     {0x2F00,         2,      1,     0x18}, /* XRX200_SDMA_PCTRL_MFCEN        Metering Flow Control Enable */
3326 +//     {0x2F00,         1,      1,     0x18}, /* XRX200_SDMA_PCTRL_FCEN         Flow Control Enable */
3327 +//     {0x2F00,         0,      1,     0x18}, /* XRX200_SDMA_PCTRL_PEN          Port Enable */
3328 +//     {0x2F04,         0,     16,     0x18}, /* XRX200_SDMA_PRIO               Ethernet SwitchStore DMA Port Priority Register */
3329 +//     {0x2F04,         0,      2,     0x18}, /* XRX200_SDMA_PRIO_PRIO          SDMA PRIO */
3330 +//     {0x2F08,         0,     16,     0x18}, /* XRX200_SDMA_PSTAT0_HDR         Ethernet SwitchStore DMA Port Status Register 0 */
3331 +//     {0x2F08,         0,     10,     0x18}, /* XRX200_SDMA_PSTAT0_HDR_PTR     Port Ingress Queue Header Pointer */
3332 +//     {0x2F0C,         0,     16,     0x18}, /* XRX200_SDMA_PSTAT1             Ethernet SwitchStore DMA Port Status Register 1 */
3333 +//     {0x2F0C,         0,     10,     0x18}, /* XRX200_SDMA_PSTAT1_PPKT        Port Ingress Packet Count */
3334 +//     {0x2F10,         0,     16,     0x18}, /* XRX200_SDMA_TSTAMP0            Ingress TimeStamp Register 0 */
3335 +//     {0x2F10,         0,     16,     0x18}, /* XRX200_SDMA_TSTAMP0_TSTL       Time Stamp [15:0] */
3336 +//     {0x2F14,         0,     16,     0x18}, /* XRX200_SDMA_TSTAMP1            Ingress TimeStamp Register 1 */
3337 +//     {0x2F14,         0,     16,     0x18}, /* XRX200_SDMA_TSTAMP1_TSTH       Time Stamp [31:16] */
3338 +};
3339 +
3340 +